电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QB730M000DG

产品描述CMOS/TTL Output Clock Oscillator, 730MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530QB730M000DG概述

CMOS/TTL Output Clock Oscillator, 730MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QB730M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率730 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
讨论:十佳SP企业
搜狐无线:移动娱乐弄潮儿 最佳表现:利用搜狐门户网站的资源和超强人气,推出手机门户“手机搜狐网”,打造出全新的无线互联网领域门户品牌。 搜狐无线是最早提供移动增值业务的SP之一。搜狐无 ......
kankan 无线连接
新手求助,各位大虾帮帮忙!
用51做电子万年历,用了很多数码管,不想用LCD,如何把DS1302中读出的数据赋给74LS47(数码管较多)...
gao200801030110 51单片机
霜降了~
【 今日 · 霜降 】--- “ 霜降,二十四节气之一。霜降节气含有天气渐冷、初霜出现的意思,是秋季的最后一个节气,也意味着冬天即将开始。《月令七十二候集解》:“九月中,气肃而凝,露结为霜 ......
okhxyyo 聊聊、笑笑、闹闹
求助———基于FPGA的SDRAM读写的串口调试
想问一下,我按照特权同学的那个程序调试SDRAM,串口收到的数据时出现许多F7和FF,求解???86772...
haihu608 FPGA/CPLD
281x DSP无需仿真器,串口烧写Flash方法
考虑到众多买不起仿真器的劳苦大众!下面提供利用PC RS232下载flash到281x的方法: 第一步:安装DSP.com/forum.php?mod=forumdisplay&fid=58" target="_blank" class="relatedlink">CCS2.2或更 ......
fish001 DSP 与 ARM 处理器
坛子里的兄弟姐妹们,大家中午午睡吗?
如题话说---春困秋乏夏打盹,这一年四季貌似都是在昏昏欲睡中度过了。精神不好是万万不利于工作学习的。上班的休息不好下午工作不来劲,上学的休息不好下午课桌成了睡床。这春天到了,大家伙都 ......
liuceone 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1196  733  287  53  2021  43  22  51  27  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved