电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA62M5000BG

产品描述LVPECL Output Clock Oscillator, 62.5MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EA62M5000BG概述

LVPECL Output Clock Oscillator, 62.5MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA62M5000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率62.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
今天上午10:00 有奖直播【富士通赋能汽车电子技术变革】
今天上午10:00 有奖直播【富士通赋能汽车电子技术变革】 >>点击观看直播 直播时间: 2018年11月27日上午10:00-11:30 直播主题: 富士通赋能汽车电子技术变革 直播内容: ■ 高性 ......
橙色凯 汽车电子
关于LM3S与STM32的粗浅对比
我用过STM32,现在又用LM3S。用后者的原因就是因其集成有网口。通过对比,我发现LM3S有一点不如STM32,就是外设的更新事件。STM32中可以通过更新事件机制实现外设之间直接打交道,而不必打扰CPU ......
dlyltm 微控制器 MCU
请教一下,编译阶段如何用代码修改程序版权资源里的内容?
请教: 如何在预编译或编译阶段通过代码来设置VS_VERSION_INFO里的相关版权信息. 主要用来设置程序运行的CPU的类型等标识....
mpc 嵌入式系统
TI秀--我的开发板大集合
本帖最后由 youki12345 于 2014-1-27 20:58 编辑 秀秀我手头的开发板,很多都是大学计划购买的,或者论坛送的。。。。141397 141406 先来一张全家福 141407 首先上场的是狗板,相信大家 ......
youki12345 TI技术论坛
400分酬谢:如何在Wince 5的桌面建立一个PPPOE连接的快捷方式?
400分酬谢:如何在Wince 5的桌面建立一个PPPOE连接的快捷方式,并且下次开机还在? 解决问题立马揭帖给分...
jhxajh 嵌入式系统
共享车位:磁力计+低功耗射频方案解决啦?没Get到点
:pleased:路过ST家微信公众号,发现共享车位也,感觉自共享单车出来后,社会的风气那是越来越好,离古人的大同社会是不是又近了一步。详情摘录如下,网友瞅瞅,不过其实没明白这个解决方案中的 ......
nmg ST传感器与低功耗无线技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 171  1210  2819  981  908  56  54  19  4  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved