电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DB159M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 159MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531DB159M000DGR概述

CMOS/TTL Output Clock Oscillator, 159MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DB159M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率159 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
F7-Open Embrace多功能测试仪器总结!
本帖最后由 youki12345 于 2015-12-22 17:48 编辑 项目计划: 硬件部分: 11月前---PCB制板完成 11月20日前 ----PCB调试完成 软件部分 11月前-----FREERTOS + GUI移植到F7开发板 ......
youki12345 stm32/stm8
XP下怎样使用A812PG板卡
XP下怎样使用A812PG板卡 谢谢...
dongyun197 嵌入式系统
基于avr单片机的profibus——dp从站设计
之前有看到基于51单片机的profibus-dp从站设计,但是对AVR单片机不太懂,想知道AVR单片机应该如何与通信芯片SPC3进行连接?...
Eran Microchip MCU
8051F020串口0的数据接收中断如何自定义数据长度
各位大虾好: 我是为实现8051F020上的串口0通讯,其中数据接收用中断的形式。 由于我期望的是,自定义6个字节数据为一帧,当收到一帧数据后,接收中断RI0置位,将数据读走。并同时保证 ......
zpfst 嵌入式系统
蓝牙®5如何增加低功耗蓝牙的连接距离?
随着核心规范版本5.0的推出,蓝牙®不再是仅用于个人区域网络(PAN)的无线协议。该规范增加了三个新的数据速率,其中两个是专门为增加低功耗蓝牙的连接距离而量身定制的。这将促进具有良好 ......
Jacktang 无线连接
SensorTile.BOX突发故障
因为各种原因,很久没用这个了。。。 但一连接,就很容易出现这个问题 479005 但从通知栏可以看到,是正常连接的 479006 本来。。也没啥,能偶尔正常连接也可以,然后。。。今早 ......
梦璃 ST MEMS传感器创意设计大赛专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2611  2687  945  1325  2901  53  55  20  27  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved