电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA323M000DG

产品描述LVPECL Output Clock Oscillator, 323MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA323M000DG概述

LVPECL Output Clock Oscillator, 323MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA323M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率323 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【Micropython】恢复出厂设置
因为某些原因造成pyboard故障,可以恢复到出厂设置,就像Windows系统重新用ghost恢复一样。 连接USB线 按住USER键,然后按下复位键 松开复位键,保持USER键 这时LED将循环显示:绿-》 ......
dcexpert MicroPython开源版块
求8*8点阵电路、显示程序
要求:①用8*8的LED点阵作为字符显示器 ②显示全部的大写英文字符 ③显示方式:依次显示和连续显示。 显示频率可调 ④用按键控制显示方式、显示频率。...
泪帆 51单片机
下载安森美半导体工业物联网工业解决方案,百份好礼送!
活动时间:即日起——2015年5月3日 活动流程: 点击下载按钮后,填写表单。下载安森美半导体《工业解决方案手册》。 本活动仅限在职工程师、科研人员、教师参与。 我们将会从参与活动的 ......
EEWORLD社区 综合技术交流
CC1101,自己看,不要问。
CC1101,手表坏了正好想换块,网上下了一堆程序但没一个是能用的,包括淘宝卖家给的。程序是优化过的,不废话,直接上程序。...
klyz12ss 51单片机
dsp 编译出现的 error
TI6763: error:: system error, can't open file 'w.obj' for input: No such file or dire 请问这是为什么啊?...
zjufiber DSP 与 ARM 处理器
关于DSP 与FPGA 数据线连接的问题
用DSP和FPGA连接,发现FPGA配置后,DSP的数据线某些位被拉低了,不配置FPGA就没问题。这就是典型的DSP与FPGA间数据总线没处理好。FPGA的数据都要通过三态门接到数据总线上,输出,输入受DSP的控 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1448  2093  1800  1025  1237  31  30  10  58  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved