电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC542M000DG

产品描述LVDS Output Clock Oscillator, 542MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SC542M000DG概述

LVDS Output Clock Oscillator, 542MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC542M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率542 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
万利STM3210B-LK1改装记
手里有块几年前买的万利199元的开发板,由于板载的STLINK坏掉了,一直放在角落里吃灰。今天找出来改成用JLINK下载。先将修改过程与大家分享! 我是改成SWD下载方式,这样要改动的地方比较少 ......
yayasoso stm32/stm8
2009竞赛的MCU资料
本帖最后由 paulhyde 于 2014-9-15 09:06 编辑 本次竞赛发放的SSOP-30的芯片资料 实际型号为uPD78F1203并非D78F1203 ...
cdchina 电子竞赛
初体验-开箱
收到评测领取的邮件,按步骤一步一步下单领取,怀着激动的心情等板子的到来。 1.接下来正好也没事,就把环境先搭建一下。 (1)从兆易创新官网http://www.gd32mcu.com/cn/download/0? ......
过问_小白 GD32 MCU
请问allegro中stm32和cpld的元件库是哪里下载的?
请问allegro中stm32和cpld的元件库是哪里下载的? 还有其他公司的一些标准库是哪里来的呢? 本帖最后由 langeliu 于 2010-5-10 11:41 编辑 ]...
langeliu stm32/stm8
请教香主,I2C的DMA方式
在主接收模式,LAST位的设置是DMAController自动产生的还是在DMA传输前由程序设置?...
lgspace stm32/stm8
请问去华为做底层软件:BSP和芯片驱动哪个有前途一点些?
请问去华为做底层软件,是不是主要就是做BSP和芯片驱动(比如交换芯片驱动),哪个有前途一点些? 交换芯片驱动算主机软件吗?...
jlm21998 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1825  1341  2331  1840  2473  37  27  47  38  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved