电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA222M000DGR

产品描述LVDS Output Clock Oscillator, 222MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BA222M000DGR概述

LVDS Output Clock Oscillator, 222MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA222M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率222 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Wince6.0 R2, PPPoE 拨号引起ndis.dll出错, 求解决方法和ndis.dll 动态库源码所在地?
Wince6.0 R2, PPPoE 拨号失败, 数据包时发送出去了. 但是一收到局端返回的应答数据包,ndis.dll 就发生Prefetch Abort 和 data abort 2种异常各一个,然后网络崩溃,网络部分没法使用了. 只能重启 ......
CENTURYYUAN 嵌入式系统
可视化学习python(Learn Python Visually)
236370 包含了三种格式:pdf、mobi和epub。 236371 ...
dcexpert 下载中心专版
基于S3C2410的网络式汽车防盗系统
摘要:本文基于ARM9系列的三星S3C2410处理器,研究并成功试制了一种网络式汽车防盗系统。系统利用传感器技术、图像处理技术和GPRS的网络优势,有效实现了对汽车的远程图像监控功能,提高了汽车 ......
sunnyzeng1 FPGA/CPLD
论坛是否可以增加一个“回复帖子”才能看见帖子内容的功能?
管理员们 论坛是否可以增加一个“回复帖子”才能看见帖子内容的功能? 这样做有一个好处,就是必须注册才能回复,必须回复才能看到内容,这个对增加网站的人流量很大帮助的。 我看不少网站都 ......
gooogleman 为我们提建议&公告
Avnet Spartan-6 LX9 MicroBoard申请
希望可以试用,这次项目虽然小但是效果出来了也是不错的,还可以测试网络功能...
qixiangyujj FPGA/CPLD
protel99se 元件库
自己做了一个元件库,添加到原理图的库列表里,但点击edit出现如下问题 187489 请问是怎么回事? ...
zzbaizhi PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 825  2817  570  2701  1184  57  55  48  30  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved