电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC753M000DG

产品描述LVPECL Output Clock Oscillator, 753MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AC753M000DG概述

LVPECL Output Clock Oscillator, 753MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC753M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率753 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
我想不明白卖开发板的人是怎么赚钱的~~
本信息来自合作QQ群:电子工程师技术交流(12425841) 群主在坛子ID:Kata 各位前辈,我想不明白卖开发板的人是怎么赚钱的 就这么几块板子 然后就可以一直等着别人来买收钱了么? ...
拿得起铁 淘e淘
关于XC2000 ADC模块 检查同步请求源的问题
在仲裁时隙3中,仲裁器检查是否有来自其他ADC内核的同步请求。 这个ADC 不是有多个独立的内核吗??为何还要 仲裁器检查是否有来自其他ADC内核的同步请求??? 如果有来自其他内 ......
1157421908 模拟与混合信号
请教一下放大器的问题
本帖最后由 dontium 于 2015-1-23 11:42 编辑 想用别的放大器件代替OPA347NA SOT23-5 要求性能比较相近。恳请前辈们指点一下!晚辈先行谢过了! ...
贾维尔麦基 模拟与混合信号
ADC122S021的时序问题
本帖最后由 dontium 于 2015-1-23 11:18 编辑 uint ADC12_Config(unsigned char temp) { unsigned char i; uint num,tmp=0x000; CS_0; SCLK_1; for(i=0;i...
ylsj123456 模拟与混合信号
芯片封装之多少与命名规则
一、DIP双列直插式封装DIP(DualIn-line Package)是指采用双列直插形式封装的集成电路芯片,绝大多数中小规模集成电路(IC)均采用这种封装形式,其引脚数一般不超过100个。采用DIP封装的CPU芯片 ......
rain 单片机
如何使用机顶盒直接在PC上看数字电视?
如何使用机顶盒直接在PC上看数字电视? 本人是做机顶盒游戏开发的。。公司有java的模拟器,但是没有C的模拟器。。所以每次调试程序都需要过去电视那边调试,很麻烦。。特求一方法可以在PC上 ......
yhy_042 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 519  2378  1292  1986  478  4  55  46  34  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved