电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC806M000DGR

产品描述LVDS Output Clock Oscillator, 806MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FC806M000DGR概述

LVDS Output Clock Oscillator, 806MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC806M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率806 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于肖特基二极管的VF和IR的问题
想请各位肖特基二极管的VF和IR两个参数之间有什么关联吗?怎么代用他们?...
孩子 模拟电子
问一个很基础的问题
XBYTE;和P0=0x04;P2=80;有什么区别 XBYTE;是什么意思,为什么有些地方用XBYTE=0;...
kerrigan 嵌入式系统
辉光管不玩了,继续折腾时钟【GPS校时,VFD点阵,动态滚屏,高精度】【多图,有视频】
做了不少时钟了,液晶的、LED点阵的、辉光管的,越做 越感觉想把时钟做好真难。 液晶的...算了,做得人太多太多,玩不出什么花样了... LED的...算了,审美疲劳了... 辉光管的...管子越来越 ......
yanzeyuan DIY/开源硬件专区
建议版主也弄点示波器软件资料放上面
建议版主也弄点示波器软件资料放上面,大家都知道,示波器硬件完成采集,剩下的大部分工作都是软件完成的,比如:采集后数据的拼图还原到显示器上,各种测量,分析等。...
dragon98141 DIY/开源硬件专区
Agitek工程师—示波器可用于电磁干扰(EMI)排查
随着能够提供强大FFT分析和具有杰出噪声性能的高性能示波器的出现,排查EMI问题有了新的工具。根据一致性测试结果,示波器被证明是快速理解有害辐射和识别其来源的有价值工具。在同一台仪器内 ......
agitek安泰维修 测试/测量
launchpad 初试流水灯
收到LauchPad后一直不能下载程序,后来仔细看看了英文说明,是由于我以前安装的IAR4.3不支持G2452和G2553,在网上找了好久,找到IAR5.3能支持LauchPad,安装后在IAR5.3中新建了个工程,写了LED ......
am_yuyang 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 525  2834  1915  2776  939  47  35  54  58  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved