电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530PA39M0000BGR

产品描述CMOS Output Clock Oscillator, 39MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530PA39M0000BGR概述

CMOS Output Clock Oscillator, 39MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530PA39M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率39 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
新塘M030G开发板的ISP_UART升级操作说明
新唐的MCU都提供的ISP功能,且提供提供了相关的工具和程序,很多时候因为资料比较杂,且项目紧急,没办法慢慢的来研究其ISP升级机制,刚好笔者手上有个M030G的评估版,用来指导说明ISP通过串口 ......
火辣西米秀 国产芯片交流
【stm8s003系列例程】2 基本串口收发(中断接收方式)
本帖最后由 辛昕 于 2014-1-4 18:40 编辑 对于串口而言,最基本的就是 收发。 因为本例程系列及我个人的风格,我总是只让例程的功能——同时也就纯粹到 只展示这个功能的最小配置和最少代码 ......
辛昕 编程基础
又来又来----对对联,请赐下联
又来又来----对对联,请赐下联 电生磁,磁生电,电磁共生。...
小丸子 聊聊、笑笑、闹闹
十分蒙圈的二十层板来了
感谢@shihuntaotie 贡献的板子~:pleased:上次发的intel-815板子出来后勾搭到shihuntaotie出来放了这个据说很蒙圈的板~~下面咱们来看看shihuntaotie口中这块更多让人蒙圈的板子吧~~ 230490 ......
okhxyyo PCB设计
CF卡在CE下为什么不能当硬盘显示?
我用loadcepc做引导PC104长的CF里的CE系统,这样CF在CE下都可以当硬盘找到,今天拿了个新PC104和CF卡就结果可以启动CE系统,但找不到硬盘了?为什么那?怎么办那?我用的是研祥的PC104...
cocalli 嵌入式系统
ATMEL 串口下载线
请问 有什么可以转换并口的 东东吗(是不是用PCI的并口卡 可以当并口下载程序)?? 或者是 ATMEL 系列单片机的串口下载线 (宇宙的串口 下载线 不明确) 我的电脑没有并口 只有串口 现在用STC系 ......
LIZZY Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2366  2483  609  1784  221  19  30  45  46  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved