电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530JB145M000BGR

产品描述CMOS Output Clock Oscillator, 145MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530JB145M000BGR概述

CMOS Output Clock Oscillator, 145MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530JB145M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率145 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
求推荐一款长焦距相机
有个15倍左右的变焦就行,普通家用,希望照片颜色比较鲜艳点就行,不追求手动功能,网上也看了很多,看的头晕。什么s2900,L110,L120...坛友们有没有推荐的,好用就行...
wstt 淘e淘
【EasyARM-RT1052测评】+ SDRAM内存管理
因为我用的是SDRAM_Debug的工程,所以系统启动的时候调用的是工程目录下的evkbimxrt1050_sdram_init.ini初始化,所以你之后的应用程序就可以直接以地址的方式读写SDRAM,flexspi_nor工程类 ......
ID.LODA NXP MCU
香版救救急!!USART2和CAN能够同时在一个工程用吗
现在用的是V2.02的库。前面看到勘误表里面说USART2和其它外设有点冲突想在想问问USART2和CAN有没有冲突?...
k.n.521 stm32/stm8
ADI_VSM__ for seminar sharing
280572 ...
lemonade815 汽车电子
101系列的36M时钟和103系列的72M时钟在哪里区分?
不知道差别在哪里,好像我的101RBT6的PLL倍频后设置为72M是正常的...
iC92 stm32/stm8
anananjjj-M4开发板Hanker试用狂,开始工作(显示本人头像)
M4的板子终于到了,很激动呀!貌似LCD有点问题,触摸功能时好时坏!应该是LCD屏在转接板上虚焊了!还好问题不大!好了开始测试啦! 本帖最后由 anananjjj 于 2012-5-11 10:31 编辑 ]...
anananjjj 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1377  2624  713  2265  1507  56  30  58  14  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved