电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1104M00BG

产品描述LVPECL Output Clock Oscillator, 1104MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AA1104M00BG概述

LVPECL Output Clock Oscillator, 1104MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1104M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1104 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
谢谢
请教大虾们:我想做一个“短距离ASK/FSK无线调制器” 芯片用ADF7012和 51单片机 晶振用10M的 1602-LCD 频率大概为912MHZ 哪位大哥会做的帮我一下 我想知道它的应用电路图和具体的一些布线 我的Q ......
ysw1001 模拟电子
晶振使用时应该注意和温度之间的关系
目前在电子产品日新月异的今天,成本问题肯定是生产商考虑的重要因素,同样对晶振的运用也会考虑到成本因素,那有啥好的办法来帮忙解决令人头疼的晶振匹配和温度漂移呢? 目前在电子产品日 ......
Jacktang 模拟与混合信号
三电平直流变换器软开关技术的研究
三电平直流变换器软开关技术的研究 摘要:分析和比较了三电平直流变换器各种软开关拓扑的工作原理和主要特点,并讨论了其研究应用现状和发展前景,对三电平直流变换器软开关技术的研究方向提 ......
zbz0529 模拟电子
【ADI非常见问题】我的ADC没有输入信号,为什么输出数据位仍在不断变化?
不熟悉高速ADC的人可能会认为:在静态模拟输入下,转换器的数字输出 将保持恒定。这种看法就如同期望在没有输入信号的情况下运算放大器仅输出 直流失调电压误差。如果移除放大器电路的输入 ......
雨中 ADI 工业技术
挖芯币功能又开启了?
新版论坛里面,又把挖芯币的功能开启了?刚好像提示挖到了芯币,不过没太看清,提示就消失了。...
fengxin 聊聊、笑笑、闹闹
淘宝被骗的经历,网上购物的真实示例。
诈骗人淘宝户名:yanlinyu33 诈骗人QQ:200919556 我点的页面电脑是拍卖的,我决定购时,他说干脆改成一口价的,就给我以下链接: http://item.taobao.stozpdy.com/auction/item ......
青叶漂零 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1711  619  1823  2357  9  45  9  36  57  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved