电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA1094M00BGR

产品描述LVPECL Output Clock Oscillator, 1094MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA1094M00BGR概述

LVPECL Output Clock Oscillator, 1094MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA1094M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1094 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
约会春天---春回大地,万物复苏
春回大地,万物复苏,东北的春天要比江南来的迟一些。正如当下得季节,百花盛开,草木复苏。在农村虽然没有高楼大厦,没有城市的车水马龙,但是可以看到蓝天,白云,可以闻到泥土的气息,可以吃 ......
RF-刘海石 聊聊、笑笑、闹闹
吹扫装置的使用方法
吹扫流量仪装置主要就是结合稳压恒流以及流量仪表组成的一套恒流系统装置,它可以分为单表以及面板两种形式,特别是在出口以及进口时它的压力的变化要能够确保它的流量可以输出,这是吹扫流量仪 ......
窗外的麻雀 测试/测量
开关电源的控制环路
文章不错,建议读一下。 204595 ...
dontium 模拟与混合信号
谁知道romStart函数中的解压缩函数inflate函数的具体执行过程?
RT 目前状况是如果编bootrom,在copylongs后做测试函数测试拷贝数据,结果是拷贝没出问题。但是调用inflate就回不了了。 反汇编看并没发现问题,无论是调用inflate的地址还是三个参数,对比bu ......
yjq_518 嵌入式系统
〖装机必备〗神州u盘启动制作工具V2.0
〖装机必备〗神州u盘启动制作工具V2.0 一、装机前准备: 二、用神州u盘启动制作工具制作u盘启动盘 三、下载系统镜像文件到u盘 四、进入电脑BIOS设置,把u盘设为第一启动项 五、用u盘 ......
爱了天使 嵌入式系统
本人做嵌入式开发的,刚来本地,多多照顾
这地方真的很不错 ...
在乡村11 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1739  1461  1328  1336  1051  49  39  15  16  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved