电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CDR31BX302BMUP

产品描述Ceramic Capacitor, Multilayer, Ceramic, 100V, 20% +Tol, 20% -Tol, BX, 15% TC, 0.003uF, Surface Mount, 0805, CHIP
产品类别无源元件    电容器   
文件大小47KB,共1页
制造商AVX
下载文档 详细参数 全文预览

CDR31BX302BMUP概述

Ceramic Capacitor, Multilayer, Ceramic, 100V, 20% +Tol, 20% -Tol, BX, 15% TC, 0.003uF, Surface Mount, 0805, CHIP

CDR31BX302BMUP规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称AVX
包装说明, 0805
Reach Compliance Codecompliant
ECCN代码EAR99
电容0.003 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
JESD-609代码e0
安装特点SURFACE MOUNT
多层Yes
负容差20%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法BULK
正容差20%
额定(直流)电压(URdc)100 V
参考标准MIL-PRF-55681
尺寸代码0805
表面贴装YES
温度特性代码BX
温度系数15% ppm/°C
端子面层Tin/Lead (Sn/Pb)
端子形状WRAPAROUND
Base Number Matches1

文档预览

下载PDF文档
MIL-PRF-55681 Chips
CDR31-CDR35
HOW TO ORDER
CDR31
MIL Style
CDR31
CDR32
CDR33
CDR34
CDR35
BP
Voltage Temperature
Limits
BP = 0 ± 30 ppm/ºC
without voltage;
0 ± 30 ppm/ºC with
rated voltage from
-55ºC to +125ºC
BX = ±15% without voltage;
+15 -25% with rated
voltage from -55ºC to
+125ºC
101
Capacitance
Two digit figures
followed by multiplier
(number of zeros to
be added)
e.g. 101 = 100pF
B
Rated
Voltage
A = 50V
B = 100V
K
Capacitance
Tolerance
C ± .25 pF
D ± .5 pF
F ± 1%
J ± 5%
K ± 10%
M ± 20%
S
Termination
Finish
M = Palladium Silver
N = Silver Nickel Gold
S = Solder-Coated
Y = 100% Tin
U = Base Metallization/Barrier
Metal/Solder Coated*
W = Base Metallization/Barrier
Metal/Tinned (Tin or
Tin/Lead Alloy)
*Solder shall have a melting
point of 200ºC or less.
M
Failure
Rate Level
M = 1.0%
P = .1%
R = .01%
S = .001%
NOTE: Contact factory for availability of Termination and
Tolerance Options for Specific Part Numbers.
PACKAGING
Bulk is standard packaging. Tape and reel per RS481 is available upon request.
CDR31 thru CDR35 to MIL-PRF-55681
Type
CDR31
CDR31
CDR31
CDR31
CDR31
CDR31
CDR32
CDR32
CDR32
CDR32
CDR32
CDR32
CDR33
CDR33
CDR33
CDR33
CDR34
CDR34
CDR34
CDR34
CDR35
CDR35
CDR35
CDR35
Dielectric
BP
BP
BP
BP
BX
BX
BP
BP
BP
BP
BX
BX
BP
BP
BX
BX
BP
BP
BX
BX
BP
BP
BX
BX
Capacitance
pF
1.0 - 2.4
2.7 - 9.1
10.0 - 470
510 - 680
470 - 4,700
5,600 - 18,000
1.0 - 2.4
2.7 - 9.1
10.0 - 1,000
1,100 - 2,200
4,700 - 15,000
18,000 - 39,000
1,000 - 2,200
2,700 - 3,300
15,000 - 27,000
39,000 - 100,000
2,200 - 4,700
5,100 - 10,000
27,000 - 56,000
100,000 - 180,000
4,700 - 10,000
11,000 - 22,000
56,000 - 150,000
180,000 - 470,000
Tolerance
B,C
B,C,D
F,J,K
F,J,K
K,M
K,M
B,C
B,C,D
F,J,K
F,J,K
K,M
K,M
F,J,K
F,J,K
K,M
K,M
F,J,K
F,J,K
K,M
K,M
F,J,K
F,J,K
K,M
K,M
Voltage
WVDC
100
100
100
50
100
100
100
100
100
50
100
50
100
50
100
50
100
50
100
50
100
50
100
50
37
[请教】创建了一个CCS5 项目 总是编译不通过。求解
**** Build of configuration Debug for project ASDFA **** D:\TI\ccsv5\utils\bin\gmake -k all 'Building target: ASDFA.out' 'Invoking: C2000 Linker' "D:/TI/ccsv5/tools/compiler ......
tiny13 微控制器 MCU
DM648 SPI PSP驱动问题
在使用DM648 PSP中的SPI驱动程序,在调试过程中,发现在SPI驱动的中断模式下,无法进入到SPI驱动的中断服务程序中。确认SPI接收寄存器中已经接收到了数据,相关中断在SPI寄存器中已经使能,有输 ......
欣之 DSP 与 ARM 处理器
恩智浦智能手机及移动通讯方案
增进用户体验、简化设计,无论你需要何种智能手机设计方案,您都可以在恩智浦半导体解决方案中得到支持和帮助!恩智浦智能手机、平板电脑等移动通讯应用方案,帮您增进用户体验,如实现安 ......
eric_wang NXP MCU
嵌入式开发
论坛里的大虾们,小弟请教个问题! 刚接触嵌入式开发,很多东西都不知道,对于基于LINUX嵌入式ARM开发,小弟实在是无从下手,感觉什么都是十分重要,但又不知从何开始! 望论坛大虾指点小弟, ......
xiaobo881221 嵌入式系统
【转载好文】FPGA设计的四种常用思想与技巧
本文讨论的四种常用FPGA/CPLD设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是FPGA/CPLD逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/CPLD设计工作种取得 ......
giftFPGA FPGA/CPLD
ADC采集正弦信号波形瑕疵求指教
ADC采集正弦信号波形瑕疵求指教 ADC芯片为AD7656,频率5khz时波形正常,现在上升到10khz时波形间歇性出现如图的情况,求高手指点谢谢 ...
海滩拾贝0628 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1948  1884  1417  1149  1024  40  38  29  24  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved