电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVQ74_01

产品描述Low Voltage Dual D-Type Positive Edge-Triggered Flip-Flop
文件大小75KB,共6页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
下载文档 选型对比 全文预览

74LVQ74_01概述

Low Voltage Dual D-Type Positive Edge-Triggered Flip-Flop

文档预览

下载PDF文档
74LVQ74 Low Voltage Dual D-Type Positive Edge-Triggered Flip-Flop
February 1992
Revised June 2001
74LVQ74
Low Voltage Dual D-Type
Positive Edge-Triggered Flip-Flop
General Description
The LVQ74 is a dual D-type flip-flop with Asynchronous
Clear and Set inputs and complementary (Q, Q) outputs.
Information at the input is transferred to the outputs on the
positive edge of the clock pulse. Clock triggering occurs at
a voltage level of the clock pulse and is not directly related
to the transition time of the positive-going pulse. After the
Clock Pulse input threshold voltage has been passed, the
Data input is locked out and information present will not be
transferred to the outputs until the next rising edge of the
Clock Pulse input.
Asynchronous Inputs:
LOW input to S
D
(Set) sets Q to HIGH level
LOW input to C
D
(Clear) sets Q to LOW level
Clear and Set are independent of clock
Simultaneous LOW on C
D
and S
D
makes both
Q and Q HIGH
Features
s
Ideal for low power/low noise 3.3V applications
s
Guaranteed simultaneous switching noise level and
dynamic threshold performance
s
Guaranteed pin-to-pin skew AC performance
s
Guaranteed incident wave switching into 75
Ordering Code:
Order Number
74LVQ74SC
74LVQ74SJ
Package Number
M14A
M14D
Package Description
14-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow
14-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
Devices also available in Tape and Reel. Specify by appending the suffix letter “X” to the ordering code.
Logic Symbols
Connection Diagram
IEEE/IEC
Pin Descriptions
Pin Names
D
1
, D
2
CP
1
, CP
2
C
D1
, C
D2
S
D1
, S
D2
Q
1
, Q
1
, Q
2
, Q
2
© 2001 Fairchild Semiconductor Corporation
DS011347
Description
Data Inputs
Clock Pulse Inputs
Direct Clear Inputs
Direct Set Inputs
Outputs
www.fairchildsemi.com

74LVQ74_01相似产品对比

74LVQ74_01 74LVQ74SC 74LVQ74 74LVQ74SJ
描述 Low Voltage Dual D-Type Positive Edge-Triggered Flip-Flop Low Voltage Dual D-Type Positive Edge-Triggered Flip-Flop Low Voltage Dual D-Type Positive Edge-Triggered Flip-Flop Low Voltage Dual D-Type Positive Edge-Triggered Flip-Flop
OPA657做不了仿真
从Tina中添加OPA657做仿真,根本不行显示缺失语法元素进行不了仿真 ...
杰哥666666 模拟与混合信号
cpld 学习程序
本帖最后由 paulhyde 于 2014-9-15 09:22 编辑 cpld学习 ...
220314 电子竞赛
求角度传感器资料
本帖最后由 paulhyde 于 2014-9-15 08:54 编辑 角度传感器资料!!!! ...
a271543008 电子竞赛
NFC与RFID的不同之处?
NFC与RFID都是近年来非常受关注的技术,它们有相同之处,但更多的是不同,技术原理、应用等,认识NFC与RFID的不同之处在哪。   一、技术原理的不同   NFC是一种近场通讯技术, ......
Jacktang 无线连接
高分求mentor graphics 软件
mentor graphics 有的话传给我好吗? 如果我收到软件我再加分哦...
helly0917 嵌入式系统
关于nuclues net!
如果我的网络芯片属于I/O Port Device,我如何知道协议栈有数据包发送?具体点就是,我的NUCLEUS NET如何跟我的驱动的发送程序接口??请高手帮忙解决啊,跪谢了!...
SPEED 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1923  1187  1962  569  2335  16  20  4  52  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved