电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVQ174SC

产品描述Low Voltage Hex D-Type Flip-Flop with Master Reset
产品类别逻辑    逻辑   
文件大小62KB,共6页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 选型对比 全文预览

74LVQ174SC在线购买

供应商 器件名称 价格 最低购买 库存  
74LVQ174SC - - 点击查看 点击购买

74LVQ174SC概述

Low Voltage Hex D-Type Flip-Flop with Master Reset

74LVQ174SC规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Fairchild
零件包装代码SOIC
包装说明SOP, SOP16,.25
针数16
Reach Compliance Codeunknow
系列LVQ
JESD-30 代码R-PDSO-G16
JESD-609代码e3
长度9.9 mm
负载电容(CL)50 pF
逻辑集成电路类型D FLIP-FLOP
最大频率@ Nom-Su70000000 Hz
最大I(ol)0.012 A
湿度敏感等级1
位数6
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP16,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
包装方法TUBE
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Su12.5 ns
传播延迟(tpd)12 ns
认证状态Not Qualified
座面最大高度1.75 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型POSITIVE EDGE
宽度3.9 mm
最小 fmax70 MHz
Base Number Matches1

文档预览

下载PDF文档
74LVQ174 Low Voltage Hex D-Type Flip-Flop with Master Reset
February 1992
Revised June 2001
74LVQ174
Low Voltage Hex D-Type Flip-Flop with Master Reset
General Description
The LVQ174 is a high-speed hex D-type flip-flop. The
device is used primarily as a 6-bit edge-triggered storage
register. The information on the D inputs is transferred to
storage during the LOW-to-HIGH clock transition. The
device has a Master Reset to simultaneously clear all flip-
flops.
Features
s
Ideal for low power/low noise 3.3V applications
s
Guaranteed simultaneous switching noise level and
dynamic threshold performance
s
Guaranteed pin-to-pin skew AC performance
s
Guaranteed incident wave switching into 75
Ordering Code:
Order Number
74LVQ174SC
74LVQ174SJ
Package Number
M16A
M16D
Package Description
16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow
16-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
Devices also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering code.
Logic Symbols
Connection Diagram
IEEE/IEC
Pin Descriptions
Pin Names
D
0
–D
5
CP
MR
Q
0
–Q
5
Description
Data Inputs
Clock Pulse Input
Master Reset Input
Outputs
© 2001 Fairchild Semiconductor Corporation
DS011353
www.fairchildsemi.com

74LVQ174SC相似产品对比

74LVQ174SC 74LVQ174_01 74LVQ174 74LVQ174SJ
描述 Low Voltage Hex D-Type Flip-Flop with Master Reset Low Voltage Hex D-Type Flip-Flop with Master Reset Low Voltage Hex D-Type Flip-Flop with Master Reset Low Voltage Hex D-Type Flip-Flop with Master Reset

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1639  2173  3  352  634  52  43  31  23  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved