电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATGB18.432/13.500

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TATGB18.432/13.500概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATGB18.432/13.500规格参数

参数名称属性值
厂商名称Pericom Technology Inc
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
北京市密云黑龙潭风景区简介(组图)
简介   位于密云县石城乡境内,距市区100公里,地处万里长城重要关隘鹿皮关脚下,是一条以飞瀑、深潭为主的风景峡谷,兼有奇峰异石及长城古楼。黑龙潭坐落在密云石城镇鹿皮关西北面的一条全长 ......
maker 聊聊、笑笑、闹闹
请教香主,STM32 外部中断影响串口DMA的问题。
一个产品,用了4个外部中断口,PA0,PA1,PA2,PA3,下降沿触发,抢占式优先级都是1,相应优先级0-3排列。 另串口使用DMA发送数据。 操作是这样的,通电之后,串口接收一个命令后,不断的像上 ......
liang030704 stm32/stm8
拆解未知名温控器
昨天领导给我个温控器,让我拆开看看啥工作原理,拆了以后觉得有些地方比较新奇,发帖和大家共享,也算自己保存下资料的方式。这个温控器是两节5号电池供电的。 刚拿到手后大一看外表 ......
wudianjun2001 以拆会友
是不是CPU锁死了?
刚学STM32,使用IAR STM32-sk的开发板,使用ST-link调试程序,显示“Can't halt the core”,使用Jlink显示“TCK(pin 9 )low ,it should be high,Please check it”。是不是**作PA口时 ......
highlight stm32/stm8
MSP430开发板引脚被液晶占用了还可以用吗?
149546149547 我想用定时器B测量输入信号的脉冲宽度,用引脚P4.0/TB0作为脉冲波输入口。但是发现开发板上P4.0-P4.7被液晶模块占用了,我再用P4.0会影响结果吗?(定时器B测量输入信号脉冲宽 ......
面纱如雾 微控制器 MCU
为什么DALI总线只能划分64个原件 16个组
一条DALI线路中可以有16个灯组地址 64个设备独立地址 可以一个DALI数据帧总共才8位数据地址啊 ...
风中冷雨 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1461  182  1794  1299  1340  26  28  25  53  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved