电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACCA33.330/24.576

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GACCA33.330/24.576概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACCA33.330/24.576规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明SON,
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDSO-N16
长度20.32 mm
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
座面最大高度4.15 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级COMMERCIAL
端子形式NO LEAD
端子节距2.54 mm
端子位置DUAL
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
【4月23日|苏州】高速数字及光通信测试专题研讨会邀您相约
会议简介 随着互联网产业的蓬勃发展,目前数据中心所产生的数据流量已成为通信网络流量的重要部分。而光通信作为承载数据流量的重要载体,扮演着愈加重要的角色。 是德科技作为电子测量领 ......
eric_wang 综合技术交流
TMS320C6748_UART(3) - UART轮询模式
UART轮询模式比中断模式要简单得多,UART初始化代码如下: 复制代码 1 voidUARTInit(void) 2 { 3 // 配置 UART1 参数 4 // 波特率 115200 数据位 8 停止位 1 无校验位 5 UARTConfig ......
fish001 DSP 与 ARM 处理器
【TI课程分享】我推荐《德州仪器 DLP® 在3D打印》课程
看到论坛 德州仪器 DLP® 在3D打印中的应用-EEWORLD大学堂 https://training.eeworld.com.cn/TI/show/course/3528 开始介绍了视频主题,然后介绍DLP概念,该技术是TI专利,下面介绍了DLP的 ......
suoma TI技术论坛
P8031AH
求助:P8031AH是什么片子?内部电路结构图?(INTEL公司.80年产品) 本帖最后由 老兵 于 2008-9-18 10:15 编辑 ]...
老兵 单片机
用evc++怎样实现删除只读文件,新手,多谢指教
用evc++怎样实现删除只读文件,新手,多谢指教...
zhulinfeng6789 嵌入式系统
MSP430 PWM波的输出问题
#include <msp430x14x.h>#include "All_define.h"void PWM(){ TACTL = TASSEL1 + TACLR+MC0; //时钟源选择MCLK, 计数内容清零,Timer_A 增计数模式 CCR0 = 512-1; // 装入PWM周期 CCTL1 = ......
恨水长东 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1430  251  780  1904  569  32  20  7  58  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved