电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACGA18.432/13.500

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GACGA18.432/13.500概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACGA18.432/13.500规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明PACKAGE-16
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDSO-N16
长度20.32 mm
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
座面最大高度4.15 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级COMMERCIAL
端子形式NO LEAD
端子节距2.54 mm
端子位置DUAL
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
EEWORLD大学堂----CC2538/CC2530的TinyOS和Contiki例程实验
CC2538/CC2530的TinyOS和Contiki例程实验:https://training.eeworld.com.cn/course/3520...
dan158185 无线连接
MPLAB X 使用
第一次用MPLAB X IDE 用PIC KIT3烧录出现“您试图更改受保护的引导存储器。要执行该操作,必须在调试工具“安全段”属性页上选择“引导段、安全段和通用段”选项。编程器件失败提示 ...
张锋 Microchip MCU
我该嫁给谁呢?Linux or Vxwork?
今年学校开了嵌入式这门课,在学习的过程中,我对嵌入式多少有所了解。我们学校开的主要是是以wind公司的Vxwork系统为例讲解的,其实老师也没有深入给我们讲解,甚至连一个程序都没有带我 ......
ac0613 Linux开发
stm32的keil下载问题
自制了一个STM32最小系统,在下载程序时,无法下载到FLash中,一下载就出现这个问题,图片如图 我看了网上很多的解决办法,不好使,我想问一下这是keil设置的问题还是我程序中设置了地址选择( ......
战国策 stm32/stm8
蜂鸣器一直在叫,不受程序控制
代码如下: #include #define uchar unsigned char sfr LED=P1; //发光二极管 sbit BUZZ=P3^7; //蜂鸣器 sbit SW=P3^4; //按钮开关 void main() { uchar i,j,k; ......
d_zzn0470 51单片机
默认“Vgs–id”与直流“Vgs-id”设置一致
运行Vds–id DC ITM默认的门极扫描脉冲是0-2V, 50 mV 为一个步长,将漏极电压设置为1 V(图1,2)。当改变这些设置时,请注意,用于电压和步长的设置可以用于Vgs-id-pulse测试的设置。 图 ......
Jack_ma 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 792  2186  2683  2053  1522  14  32  29  37  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved