电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACCB35.328/23.7285

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TACCB35.328/23.7285概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACCB35.328/23.7285规格参数

参数名称属性值
厂商名称Pericom Technology Inc
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
sopc系统时钟
sopc中的系统时钟是怎么确定的?外部晶振是50mhz 没有经过分频直接接到cpu上,然后我想在ide中写一个延时程序,但是我不怎么确定这个延时程序的参数time怎么确定 while(time--); 我选用的是 ......
wall_e FPGA/CPLD
EEWORLD大学堂----信号与系统 东南大学 孟桥
信号与系统 东南大学 孟桥:https://training.eeworld.com.cn/course/4243通过本门课程的学习,学生应该能够掌握基本的信号分析的基本理论和方法,掌握线性非时变系统的各种描述方法,掌握线性 ......
老白菜 DSP 与 ARM 处理器
求助,电压放大器设计
电压源信号,内阻100kΩ,最大幅值为5mV,频谱范围为80-100MHz。电压输出,当输入最大幅值时,输出幅值2V。要求:设计放大电路(老师让我们自己找器件,新人有些懵逼,求大神解救,儿童节拯救 ......
格式错误 模拟电子
msp430f5529 uart pwm adc
//msp430f5529的串口使用程序使用示例 //--------------------------------------------- uart 头文件 -------------------------------------------------------------// #ifndef UART_H_ # ......
火辣西米秀 微控制器 MCU
求助下PIC软件EPOCH怎么安装,csdn写的很模糊,安装说明写的操作没有见过
下文是这个软件的安装引导,但是很多东西我看不懂要怎么下手操作,实在是我太菜没见过这些。这个软件是用于激光等离子物理模拟用的,有用过的大佬能否指点小弟一二。多谢! *** PLEASE READ ......
hellomankind 综合技术交流
笑话:抠门的老板
新年伊始,经理透露过去一年公司赚了很多钱。员工们一听,强烈要求加薪。经理一向刻薄,但又怕不加薪员工会怠工,于是说:“以前迟到,扣100元,从现在开始,变相加薪,迟到只扣50元”。...
Lazy_Boy 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2846  1275  299  382  368  8  23  54  32  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved