电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACCA18.432/16.384

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GACCA18.432/16.384概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACCA18.432/16.384规格参数

参数名称属性值
厂商名称Pericom Semiconductor Corporation (Diodes Incorporated)
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
分析这个程序出错在哪里?
module ji(reset,clk,Oup,Odown,floor,shu);//panding shangsheng haishi xiajianginput reset,clk,floor,shu;output Oup,Odown;reg Oup,Odown;wire floor,shu;integer a,b,i;always @(reset or ......
eeleader FPGA/CPLD
大家一起疾呼:lixiaohai8211,不要停下来
刚看到lixiaohai8211要停止自己的经典故事每日一发了,真是觉得很可惜。 在过去的这一段时间里,我看到的是一个能够信守诺言,每天履行诺言的人。能够做到这个,实在是太难了,不信大家可以 ......
向农 聊聊、笑笑、闹闹
使用Webench进行LDC1000的PCB线圈设计
使用Webench进行LDC1000的PCB线圈设计 197916 资料下载: 使用Webench进行LDC1000的PCB线圈设计 ...
qwqwqw2088 模拟与混合信号
几个高频变压器设计小软件
第一个 高频变压器设计软件 110401 第二个 开关电源变压器软件 110402 第三个 高频变压器设计 110403 ...
qwqwqw2088 电源技术
TLP3547和PVG612带恒定载对比测试
说来惭愧,第一批通过测试申请的到现在才收到快递进行测试,坑爹的快递点居然将快递存放一个月,不发个短信也不打个电话,也是够了。幸好nmg大大帮忙找到快递单号,万幸的是快递还在,遂有 ......
dige 东芝光电继电器TLP3547评测
NI白皮书免费下载《如何克服复杂待测设备的生产测试挑战》
509278 点击下载>> 《如何克服复生产测试挑战》 测试覆盖范围——使用商用和现成硬件软件; 员工专业能力的投资和培养:对复杂测试至关重要。 参与方式: ......
dancerzj 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2368  1929  580  409  999  35  53  22  1  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved