电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATCB18.432/17.664

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GATCB18.432/17.664概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATCB18.432/17.664规格参数

参数名称属性值
厂商名称Pericom Semiconductor Corporation (Diodes Incorporated)
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
CC2540 智能手环 开发板 0.49寸OLED 64*32屏带3轴传感器震动马达
全新智能手环,由于生产厂家的APP已经不提供服务了,所以这个手环是不能直接使用的,仅供电子爱好者研究使用,可以作为CC2540蓝牙开发板使用,提供原理图,不提供其他任何技术支持服务,请知悉 ......
ylyfxzsx 淘e淘
LM4F端口初始化利器-PinMux
最近在调块板子,每次写程序的时候硬件模块初始化就好麻烦,要对着寄存器一个个查看,生怕漏掉一点以后再查更难发现。今天在LM4F说明档里发现一个TI专门为解决这个问题开发的便捷小工具,PinMux ......
shower.xu 微控制器 MCU
求大神帮忙quartus ii 9.0
安装多次后还是这个file:///C:\Users\lenovo\AppData\Roaming\Tencent\Users\464967669\QQ\WinTemp\RichOle\$(M@}file:///C:\Users\lenovo\AppData\Roaming\Tencent\Users\464967669\QQ\WinTemp ......
liuyi6622 FPGA/CPLD
200分求救,Platformbuilder 5.0编译WINCE 镜象的问题!!!
出现的问题跟网上搜到的一样,但是没有找到答案,折腾了好几天,企盼高手现身!!! 我刚学ARM,买了友善的MINI2440,安装Platformbuilder 5.0及其2007补丁后导入BSP,在照着教程练习WINCE ......
xinxin2007 嵌入式系统
求助
那位师兄有调试成功的AT89S ISP 的下载线电路,我焊了一个调了几天都不好使?!...
dlezwr 单片机
求助:基于DSP的高速采样模块方案
由于毕设项目需要,此模块有两个功能 1. 对两组信号进行采样,一是频率最高1M的可调正弦电流信号,考虑谐波后,采样频率定位3MHz 另一个是磁环次级的感应电动势,考虑谐波影响,采样频率至少 ......
li32359 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2773  2868  2804  1365  706  45  48  49  38  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved