电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATFB18.432/17.664

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GATFB18.432/17.664概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATFB18.432/17.664规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明,
Reach Compliance Codecompliant
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
急求老师解答关于dsp28027的ecap模块的问题!!!!!!!!
请教下各位老师,现在我要检测交流电压和交流电流的相位差,想采用dsp28027的CAP模块。但是我看了下dsp28027的GPIO口,发现只有5,9口可以复用ECAP1,这样我是不是不能同时捕捉???这样的话我 ......
huangyiqian1000 DSP 与 ARM 处理器
【安信可NB-IoT开发板EC-01F-Kit测评】之二 MQTT的手工连接与数据发布
本帖最后由 lugl4313820 于 2021-12-17 22:50 编辑 今天用串口助手完成mqtt上传到我的服务器的操作,经过半天的努力,终于完成了模块的连接、连网、mqtt的连接与登录以及数据发布,现在分享 ......
lugl4313820 无线连接
国家指定电子产品、电子通讯材料、包装材料等产品检测机构 谱尼理化
我检测中心是经上级主管部门—北京市科学技术研究院批准组建,具有第三方公正地位的权威理化分析检测中心。依照国际ISO/IEC 17025,具有中国实验室国家认可(CNAL)和计量认证(CMA)资质。 我 ......
ponyyang FPGA/CPLD
大学毕业书籍便宜卖
本帖最后由 hjl240 于 2015-6-26 20:51 编辑 毕业了,整理了一下书籍,一律每本6元,不包邮。机不可失,时不再来。有想要可以在下面回复我。1. 模拟电子电路及技术基础(第二版)教 ......
hjl240 淘e淘
【年终总结】——不平凡的2016
本帖最后由 不足论 于 2016-12-25 17:18 编辑 由于最近比较忙,所以文章写得较晚。 275195今天12月25号,算算时间,毕业2年半了,这一年也是自己工程师生涯的一个分水岭,16年年初,开始计 ......
不足论 聊聊、笑笑、闹闹
FRDM-KW41Z相关资料链接
本帖最后由 freebsder 于 2017-3-29 13:26 编辑 KW41Z数据手册 KW41Z用户手册 FRDM-KW41Z用户手册 KinetisKW41Z Connectivity Software BluetoothDeveloper Studio Plug-In KW4关于BLE ......
freebsder NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1716  1884  2662  2644  253  5  24  25  32  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved