电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATGA35.328/14.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050TATGA35.328/14.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATGA35.328/14.000规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明DIP,
Reach Compliance Codecompliant
其他特性SEATED HEIGHT CALCULATED
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDIP-T16
长度20.32 mm
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
座面最大高度4.58 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
温度等级INDUSTRIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
准备使用STM8,咨询其加密性如何
我们的一个新客户,目前是使用的是CY8C24533,我们正在推荐给客户STM8系列,客户一直强调的问题是,我们的STM8系列产品,本身的加密性如何,请斑主指点一下,如何跟客户解释这个问题,客户做的产品 ......
winloop stm32/stm8
IAR编译器,这个语句也能通过?
搞360编程的,语句没写完,就按了一下F7,没有任何提示,编译通过! 这句是这样的: pADC0->CON = ADCCON_ADCEN_EN | // bit 19 ADCCON_ADC ......
dontium ADI 工业技术
无线网卡传输距离,有墙隔着能上网吗?
无线网卡传输距离,有墙隔着能上网吗? 信号怎样,如果在第一楼有一个无线路由器,想在第三楼用无线网卡通过第一楼的无线路由器上网, 信号不好,通过什么方法能让信号好,不受太大影响? ......
liu666 嵌入式系统
送完了 赠送【nuvoton新唐ARM Cortex-M单片机】NuTiny-SDK-Nano130开发板
本帖最后由 游乐场 于 2015-12-11 09:31 编辑 付邮 【nuvoton新唐ARM Cortex-M单片机】NuTiny-SDK-Nano130开发板。这货大概长这样,全新?99新吧223937223938论坛需要的活跃的付邮拿去用。 ......
游乐场 淘e淘
关于电赛本科组材料清单的猜题:声源定位系统
本帖最后由 bqgup 于 2021-7-26 23:36 编辑 声源定位系统 所需材料清单如下: 单片机开发系统 DSP开发系统 嵌入式开发系统(比如创龙5708或者创龙5728集成了ARM核、DSP核和IPU核 ......
bqgup 电子竞赛
??AD6.4???
请问AD6.4的X Y 快捷键怎么不管用了,不能翻转元件,还有空格也不能??是怎么回事?在那里设置的啊??? 请高手们帮帮忙!...
NANBEI01 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2094  1202  133  2246  1489  10  23  20  30  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved