电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7024S15PF

产品描述SRAM 4KX16 DUAL PORT BUSY/INT
产品类别存储   
文件大小185KB,共22页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

7024S15PF在线购买

供应商 器件名称 价格 最低购买 库存  
7024S15PF - - 点击查看 点击购买

7024S15PF概述

SRAM 4KX16 DUAL PORT BUSY/INT

7024S15PF规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT(艾迪悌)
产品种类
Product Category
SRAM
RoHSN
Memory Size64 kbit
Organization4 k x 16
Access Time15 ns
接口类型
Interface Type
Parallel
电源电压-最大
Supply Voltage - Max
5.5 V
电源电压-最小
Supply Voltage - Min
4.5 V
最小工作温度
Minimum Operating Temperature
0 C
最大工作温度
Maximum Operating Temperature
+ 70 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TQFP-100
系列
Packaging
Tray
高度
Height
1.4 mm
长度
Length
14 mm
Memory TypeSDR
类型
Type
Asynchronous
宽度
Width
14 mm
Moisture SensitiveYes
工厂包装数量
Factory Pack Quantity
45
单位重量
Unit Weight
0.023175 oz

文档预览

下载PDF文档
HIGH-SPEED
4K x 16 DUAL-PORT
STATIC RAM
IDT7024S/L
Features
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Military: 20/25/35/55/70ns (max.)
– Industrial: 55ns (max.)
– Commercial: 15/17/20/25/35/55ns (max.)
Low-power operation
– IDT7024S
Active: 750mW (typ.)
Standby: 5mW (typ.)
– IDT7024L
Active: 750mW (typ.)
Standby: 1mW (typ.)
Separate upper-byte and lower-byte control for multiplexed
bus compatibility
IDT7024 easily expands data bus width to 32 bits or more
using the Master/Slave select when cascading more than
one device
M/S = H for
BUSY
output flag on Master
M/S = L for
BUSY
input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Battery backup operation—2V data retention
TTL-compatible, single 5V (±10%) power supply
Available in 84-pin PGA, Flatpack, PLCC, and 100-pin Thin
Quad Flatpack
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts availble, see ordering information
Functional Block Diagram
R/W
L
UB
L
R/W
R
UB
R
LB
L
CE
L
OE
L
LB
R
CE
R
OE
R
I/O
8L
-I/O
15L
I/O
0L
-I/O
7L
BUSY
L
A
11L
A
0L
(1,2)
I/O
8R
-I/O
15R
I/O
Control
I/O
Control
I/O
0R
-I/O
7R
BUSY
R
Address
Decoder
12
(1,2)
MEMORY
ARRAY
12
Address
Decoder
A
11R
A
0R
CE
L
OE
L
R/W
L
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
R
INT
R
(2)
2740 drw 01
M/S
JUNE 2013
1
©2013 Integrated Device Technology, Inc.
DSC 2740/14
LPC1125串口0 配置IO口为 PIO3.4(RXD)和PIO3.5(TXD)不能接收数据
LPC1125串口0 配置IO口为 PIO3.4(TXD)和PIO3.5(RXD)可以发送数据,但是不能就收数据。 换成1.6和1.7口则能正常收发,不知道哪里设置有误还是啥原因?求助。。。以下是配置代码: IO ......
yufuming007 NXP MCU
USB2.0 B型封装的四个圆点顺序是什么?求教
USB2.0B型封装的四个圆点顺序是什么?请赐教,新手画PCB板,一窍不通~~~ 在最后一张图里4个圆点 351340351342 351341351343 ...
顾念深笙 PCB设计
前辈 前辈们 快来救救我吧 都一周多了
小弟我卡住了好几天了希望前辈们指教啊我这个程序是产生相位互差90度出来的波形是一样的怎么回事啊 #include <msp430x14x.h>unsigned int flag1=0,flag2=0,num=0; 全局变量void Init_Clock ......
t_shaojun126 微控制器 MCU
关于双核与中断描述表IDT的简单问题
我似乎在网上看到如果是双核的话,那每个处理器都有一个中断描述表IDT。那我想问一下每一个处理器他们的中断号都是统一的吗?也就是说第一处理器IDT是键盘中断,那第二处理器0x93的IDT也一定是 ......
qihaijun 嵌入式系统
u-boot在skyeye下运行报错!!!!!
SKYEYE:Error in mem_read_word, no bank found, NumInstrs 4182, mem_read_word addr = 4160 no bank SKYEYE:Error in mem_read_word, no bank found, NumInstrs 4183, mem_read_word addr = ......
edison0217 嵌入式系统
求助高手:大家帮忙看看这个模拟电路到底是什么问题
如图所示,VCC=+5V;VDC=+29V左右,单片机给PE0一个宽度为 1us 的脉冲信号使得 TIP42 开通,但是测量开通后 TIP42 和二极管D2连接那端的信号起码有的 10us 宽度,这非常影响我后面接个1:1:1 ......
kevin626 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2317  2022  2048  2087  878  22  41  4  12  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved