电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74ALVCH16374DGG11

产品描述Flip Flops IC 16BIT EDGE TRIG D FF
产品类别半导体    逻辑   
文件大小713KB,共17页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74ALVCH16374DGG11在线购买

供应商 器件名称 价格 最低购买 库存  
74ALVCH16374DGG11 - - 点击查看 点击购买

74ALVCH16374DGG11概述

Flip Flops IC 16BIT EDGE TRIG D FF

74ALVCH16374DGG11规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
NXP(恩智浦)
产品种类
Product Category
Flip Flops
RoHSDetails
Number of Circuits2
Logic FamilyALVC
Logic TypeCMOS
PolarityNon-Inverting
Input TypeSingle-Ended
传播延迟时间
Propagation Delay Time
2.4 ns
High Level Output Current- 24 mA
电源电压-最小
Supply Voltage - Min
1.2 V
电源电压-最大
Supply Voltage - Max
3.6 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
安装风格
Mounting Style
SMD/SMT
系列
Packaging
Tube
高度
Height
2.35 mm
长度
Length
16 mm
Quiescent Current200 nA
宽度
Width
7.6 mm
Number of Input Lines8
Number of Output Lines8
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V
工厂包装数量
Factory Pack Quantity
975

文档预览

下载PDF文档
74ALVCH16374
2.5 V/3.3 V 16-bit edge-triggered D-type flip-flop; 3-state
Rev. 5 — 9 July 2012
Product data sheet
1. General description
The 74ALVCH16374 is 16-bit edge-triggered flip-flop featuring separate D-type inputs for
each flip-flop and 3-state outputs for bus oriented applications.
Incorporates bus hold data inputs which eliminate the need for external pull-up or
pull-down resistors to hold unused inputs.
The 74ALVCH16374 consists of 2 sections of eight edge-triggered flip-flops. A clock (CP)
input and an output enable (OE) are provided per 8-bit section.
The flip-flops will store the state of their individual D-inputs that meet the set-up and hold
time requirements on the LOW-to-HIGH CP transition.
When OE is LOW, the contents of the flip-flops are available at the outputs. When OE is
HIGH, the outputs go the high-impedance OFF-state. Operation of the OE input does not
affect the state of the flip-flops.
2. Features and benefits
Wide supply voltage range from 1.2 V to 3.6 V
Complies with JEDEC standard JESD8-B
CMOS low power consumption
MULTIBYTE flow-through standard pin-out architecture
Low inductance multiple V
CC
and GND pins for minimum noise and ground bounce
Direct interface with TTL levels
All data inputs have bus hold
Output drive capability 50
transmission lines at 85
C
Current drive
24
mA at V
CC
= 3.0 V

74ALVCH16374DGG11相似产品对比

74ALVCH16374DGG11 74ALVCH16374DL112
描述 Flip Flops IC 16BIT EDGE TRIG D FF Flip Flops 3.3V 16-BIT POS
Product Attribute Attribute Value Attribute Value
制造商
Manufacturer
NXP(恩智浦) NXP(恩智浦)
产品种类
Product Category
Flip Flops Flip Flops
RoHS Details Details
Number of Circuits 2 2
Logic Family ALVC ALVC
Logic Type CMOS D-Type Edge Triggered Flip-Flop
Polarity Non-Inverting Non-Inverting
Input Type Single-Ended Single-Ended
传播延迟时间
Propagation Delay Time
2.4 ns 2.3 ns at 3.3 V
High Level Output Current - 24 mA - 24 mA
电源电压-最小
Supply Voltage - Min
1.2 V 1.2 V
电源电压-最大
Supply Voltage - Max
3.6 V 3.6 V
最小工作温度
Minimum Operating Temperature
- 40 C - 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C + 85 C
安装风格
Mounting Style
SMD/SMT SMD/SMT
系列
Packaging
Tube Tube
高度
Height
2.35 mm 2.35 mm
长度
Length
16 mm 16 mm
Quiescent Current 200 nA 200 nA
宽度
Width
7.6 mm 7.6 mm
Number of Input Lines 8 8
Number of Output Lines 8 8
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V 1.8 V, 2.5 V, 3.3 V
工厂包装数量
Factory Pack Quantity
975 1581
Motor_stepper(三相)
Motor_stepper(三相)...
chenguang_happy 单片机
本人出售笔记本14寸LED的触摸屏加控制器一套
90395 这里说下,我买的这个触摸屏是按照LED显示屏用的, 不适合液晶背光的显示器,请大家明白,我的电脑是神舟A420用的。 90396 联系方式qq344864311 本帖最后由 zhang1234bbcc 于 2012 ......
zhang1234bbcc TI技术论坛
上海新进半导体公司诚聘!2012年2月份最新职位空缺!
上海新进半导体公司(BCD公司)由于生产线扩建,招聘design engineer,system engineer,设备维护工程师,等若干名,power management (AC/DC, DC/DC, LDO) 方向。工作地点在上海紫竹科技园区。 ......
qingyuxuan 电源技术
QJ71LP21G Q系列通讯模块
三菱PLC模块QJ71LP21G远程主站性能规格:【网络最大点数】 LX/LY:8192点 LB:16384点 LW:16384点【每个站的最多链接数】远程主站->远程I/O站(LY+LB)/8+(2*LW)...
hs15011821770 工业自动化与控制
IP核问题
从网上下载了个开源串口IP核,包含四个VHDL文件,如何在QUARTUS中生成一个串口核呢。难道是一个VHDL文件生成一个SYMBOL,然后四个SYMBOL再合并成一个SYMBOL是这样操作吗...
baiyunfei1983 FPGA/CPLD
2602新型测试仪器如何缩短测试时间?
Andrew Armutat 产品市场部 吉时利仪器公司 2602型双通道系统源表 可降低测试成本的重要参数 在本文的前面,介绍过四个降低测试成本的关键因素:缩短测试时间、缩短开发时间、减少 ......
Jack_ma 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2918  152  2061  1820  110  50  51  1  10  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved