电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74HC594N112

产品描述Counter Shift Registers 8-BIT SHIFT REG
产品类别半导体    逻辑   
文件大小831KB,共23页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74HC594N112在线购买

供应商 器件名称 价格 最低购买 库存  
74HC594N112 - - 点击查看 点击购买

74HC594N112概述

Counter Shift Registers 8-BIT SHIFT REG

74HC594N112规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
NXP(恩智浦)
产品种类
Product Category
Counter Shift Registers
RoHSDetails
Counting SequenceSerial to Serial/Parallel
Number of Circuits1
Number of Bits8 bit
封装 / 箱体
Package / Case
SOT-38
Logic FamilyHC
Logic TypeCMOS
Number of Input Lines1
传播延迟时间
Propagation Delay Time
14 ns
电源电压-最小
Supply Voltage - Min
2 V
电源电压-最大
Supply Voltage - Max
6 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 125 C
系列
Packaging
Tube
FunctionShift Register
宽度
Width
6.48 mm
安装风格
Mounting Style
SMD/SMT
Number of Output Lines9
工厂包装数量
Factory Pack Quantity
1000

文档预览

下载PDF文档
74HC594; 74HCT594
8-bit shift register with output register
Rev. 4 — 25 February 2016
Product data sheet
1. General description
The 74HC594; 74HCT594 is an 8-bit serial-in/serial or parallel-out shift register with a
storage register. Separate clock and reset inputs are provided on both shift and storage
registers. The device features a serial input (DS) and a serial output (Q7S) to enable
cascading. Data is shifted on the LOW-to-HIGH transitions of the SHCP input, and the
data in the shift register is transferred to the storage register on a LOW-to-HIGH transition
of the STCP input. If both clocks are connected together, the shift register will always be
one clock pulse ahead of the storage register. A LOW level on one of the two register
reset pins (SHR and STR) will clear the corresponding register. Inputs include clamp
diodes. This enables the use of current limiting resistors to interface inputs to voltages in
excess of V
CC
.
2. Features and benefits
Synchronous serial input and output
Complies with JEDEC standard No.7A
8-bit parallel output
Shift and storage registers have independent direct clear and clocks
Independent clocks for shift and storage registers
100 MHz (typical)
Input levels:
For 74HC594: CMOS level
For 74HCT594: TTL level
Multiple package options
Specified from
40 C
to +85
C
and from
40 C
to +125
C
3. Applications
Serial-to parallel data conversion
Remote control holding register

74HC594N112相似产品对比

74HC594N112 74HC594DB118 74HCT594DB 74HC594DB
描述 Counter Shift Registers 8-BIT SHIFT REG Counter Shift Registers 8-BIT SHIFT REG Counter Shift Registers 8-BIT SHIFT REG W/OUTPUT REG Counter Shift Registers 8-BIT SHIFT REG W/OUTPUT REG
STM32的UART竟然不支持7Bit传输...
STM32只能设置8,9位的方式。LPCARM可以支持5,6,7,8位。工控中常用的9600,E,7,1就用不了吗?...
yoyo1985914 stm32/stm8
基于FPGA 的DDS 调频信号的研究与实现.pdf
基于FPGA 的DDS 调频信号的研究与实现.pdf...
okwmj FPGA/CPLD
全国大学生电子设计大赛历年题目
17993 全国大学生电子设计大赛历年题目,里面包含技术达标,元器件,评分规则...
tsb64 单片机
求C++简易教程
入门级的C++教程。多一点实例讲解的 大家给推荐一下啊。...
linjingui 嵌入式系统
嵌入式系统如何与计算机通过以太网连接
本人在利用DM642EVM上设计了一个算法,想通过网口将计算结果传给计算机,EVM上发送的是标准的IP包,请问计算机端如何接收,请各位高手指点...
jason_zzh 嵌入式系统
设置提醒的建议
我跟帖,要是有人回复了我,或者我自己发的帖子有新的回复,我希望能得到有一个提醒,这样子会好一些...
kobe1941 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 543  6  2754  2828  318  58  54  45  55  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved