电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7015L25GG

产品描述Dual-Port SRAM, 8KX9, 25ns, CMOS, CPGA68, 1.18 X 1.18 INCH, 0.16 INCH HEIGHT, GREEN, CERAMIC, PGA-68
产品类别存储    存储   
文件大小164KB,共20页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT7015L25GG概述

Dual-Port SRAM, 8KX9, 25ns, CMOS, CPGA68, 1.18 X 1.18 INCH, 0.16 INCH HEIGHT, GREEN, CERAMIC, PGA-68

IDT7015L25GG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码PGA
包装说明PGA, PGA68,11X11
针数68
Reach Compliance Codecompli
ECCN代码EAR99
最长访问时间25 ns
其他特性INTERRUPT FLAG; SEMAPHORE; AUTOMATIC POWER-DOWN
I/O 类型COMMON
JESD-30 代码S-CPGA-P68
JESD-609代码e3
长度29.464 mm
内存密度73728 bi
内存集成电路类型DUAL-PORT SRAM
内存宽度9
功能数量1
端口数量2
端子数量68
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织8KX9
输出特性3-STATE
可输出YES
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码PGA
封装等效代码PGA68,11X11
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源5 V
认证状态Not Qualified
座面最大高度5.207 mm
最大待机电流0.005 A
最小待机电流4.5 V
最大压摆率0.22 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子面层MATTE TIN
端子形式PIN/PEG
端子节距2.54 mm
端子位置PERPENDICULAR
处于峰值回流温度下的最长时间30
宽度29.464 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED
8K x 9 DUAL-PORT
STATIC RAM
Features:
IDT7015S/L
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Commercial: 12/15/17/20/25/35ns (max.)
– Industrial: 20ns (max.)
– Military: 20/25/35ns (max.)
Low-power operation
– IDT7015S
Active: 750mW (typ.)
Standby: 5mW (typ.)
– IDT7015L
Active: 750mW (typ.)
Standby: 1mW (typ.)
IDT7015 easily expands data bus width to 18 bits or more
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
TTL-compatible, single 5V (±10%) power supply
Available in ceramic 68-pin PGA, 68-pin PLCC, and an 80-
pin TQFP
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
8L
I/O
Control
BUSY
L
A
12L
A
0L
(1,2)
I/O
Control
I/O
0R
-I/O
8R
BUSY
R
Address
Decoder
13
(1,2)
MEMORY
ARRAY
13
Address
Decoder
A
12R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
NOTES:
1. In MASTER mode:
BUSY
is an output and is a push-pull driver
In SLAVE mode:
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull drivers.
M/S
2954 drw 01
SEM
R
(2)
INT
R
APRIL 2006
1
©2006 Integrated Device Technology, Inc.
DSC 2954/7
modelsim时序仿真
把源文件和测试文件以及所用到的原语库加载到工程中去,在时序仿真,指定quartus产生的sdf文件,并指定region/(例化名)结果出现这样的错误 Failed to find INSTANCE ''. Failed to annotat ......
edelajiang FPGA/CPLD
纳闷:按说A/D前面不加低通滤波
按说A/D前面不加低通滤波,因为采样造成的混叠会使情况“很糟”, 但事实上似乎没那么严重。各位是否都加所谓的抗混叠滤波?...
leslie 单片机
SPI通讯
我用VET6的SPI1操作一个加速度芯片,读字节总是0x00,但用同样的代码操作SPI2,FLASH IC确可以。不知道是什么原因。请问大家是怎么用SPI1的啊? SPI的设置我反复修改,结果还是不行。但是在 ......
ldw3 stm32/stm8
51单片机IO口模拟spi接口
求源代码及详细解释 1、spi接口通行时有寄存器比如:SPCTL 控制寄存器、 SPDTA 、数据寄存器、 SPSTAT状态寄存器。51单片机模拟时如上的寄存器如何处理和模拟(51应该没有如上的七寸器)?2、 ......
xinghua217 51单片机
请问直流母线的P,N线最小安全距离由什么决定?
爬电距离???? ...
西里古1992 模拟电子
在eboot中增加显示logo的功能,在OemInit 函数之后有一段时间LCD不显示,为何?
我用的PXA270,在OemInit 函数之前都能显示, 但在OemInit 函数之后有一段时间LCD不显示, 是不是lcd在那个地方被关掉了? 因为我发现lcd的P CLOCK没有了, ...
tvee 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1413  46  288  1900  2118  47  5  42  48  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved