电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7015L25J

产品描述PLCC-68, Tube
产品类别存储    存储   
文件大小332KB,共22页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

7015L25J在线购买

供应商 器件名称 价格 最低购买 库存  
7015L25J - - 点击查看 点击购买

7015L25J概述

PLCC-68, Tube

7015L25J规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
零件包装代码PLCC
包装说明PLASTIC, LCC-68
针数68
制造商包装代码PL68
Reach Compliance Code_compli
ECCN代码EAR99
最长访问时间25 ns
其他特性INTERRUPT FLAG; SEMAPHORE; AUTOMATIC POWER-DOWN
I/O 类型COMMON
JESD-30 代码S-PQCC-J68
JESD-609代码e0
长度24.2062 mm
内存密度73728 bi
内存集成电路类型DUAL-PORT SRAM
内存宽度9
湿度敏感等级1
功能数量1
端口数量2
端子数量68
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织8KX9
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装等效代码LDCC68,1.0SQ
封装形状SQUARE
封装形式CHIP CARRIER
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源5 V
认证状态Not Qualified
座面最大高度4.57 mm
最大待机电流0.005 A
最小待机电流4.5 V
最大压摆率0.22 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度24.2062 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED
8K x 9 DUAL-PORT
STATIC RAM
Features:
7015L
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Commercial: 12ns (max.)
Low-power operation
– IDT7015L
Active: 750mW (typ.)
Standby: 1mW (typ.)
IDT7015 easily expands data bus width to 18 bits or more
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
TTL-compatible, single 5V (±10%) power supply
Available in 68-pin PLCC
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
8L
I/O
Control
BUSY
L
A
12L
A
0L
(1,2)
I/O
Control
I/O
0R
-I/O
8R
BUSY
R
Address
Decoder
13
(1,2)
MEMORY
ARRAY
13
Address
Decoder
A
12R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
M/S
2954 drw 01
SEM
R
(2)
INT
R
NOTES:
1. In MASTER mode:
BUSY
is an output and is a push-pull driver
In SLAVE mode:
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull drivers.
MAY 2019
1
DSC 2954/13
内核下载速度慢,如何改进?
我自己做的板子用网口下载内核(17.9m)的速度在500k左右,而买的开发板达到1m多。 我该如何改进?...
625wangpeng 嵌入式系统
C6678设置为EndPoint模式与PC通信时在启动电脑是显示link up但是电脑端没有反应
C6678设置为EndPoint模式与PC通信时在启动电脑时显示link up但是电脑端没有反应,将dsp设置成从pcie 启动时是正常的可以通过windriver访问dsp端的ddr3。请问设置成ep模式是为什么电脑端不能读出 ......
clj578 DSP 与 ARM 处理器
用STM32测量频率遇到的问题
做STM32测量频率,用定时器捕获测量100K-130K误差278HZ,用两个定时器一个计数另一个定时测量出来数据不稳定,只能精确到百位,比如测量100184测量出来是100100HZ或者100200HZ,大家说测量100K- ......
阳光守望者 stm32/stm8
第一次使用eMbedded Visual C++ 4.0 SP4 开发WinCE 5.0 下的应用程序
第一次使用eMbedded Visual C++ 4.0 SP4 开发WinCE 5.0 下的应用程序, 开发环境:Win32 (WCE emulator) STANDARDSDK_500 Emulator 遇到如下问题,请教: 1、无法在CEdit 控制上显示中文 ......
justsee 嵌入式系统
TI NIR SCAN NANO 咨询
各位大神好, 有对TI NIR SCAN 比较熟悉的吗? 想咨询一些使用上的问题及有否国产替代方案。 可付费或合作、 详情请联系微信 13601846772 打扰了 谢谢 ...
sanbu DSP 与 ARM 处理器
[转]设计抗混叠滤波器的三原则
在上一篇文章中,讨论了增量-累加模数转换器 (ADC) 的2个重要特点。这2个特点简化了抗混叠滤波器的设计:一个过采样架构和一个补充数字抽取滤波器。这个过采样架构将那奎斯 ......
dontium 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 222  2276  507  988  1952  29  31  19  14  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved