电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVCH32374AEC518

产品描述Flip Flops 32-BIT 5V TOLERANT
产品类别半导体    逻辑   
文件大小107KB,共15页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74LVCH32374AEC518在线购买

供应商 器件名称 价格 最低购买 库存  
74LVCH32374AEC518 - - 点击查看 点击购买

74LVCH32374AEC518概述

Flip Flops 32-BIT 5V TOLERANT

74LVCH32374AEC518规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
NXP(恩智浦)
产品种类
Product Category
Flip Flops
RoHSDetails
Number of Circuits4
Logic FamilyLVC
Logic TypeD-Type Edge Triggered Flip-Flop
PolarityNon-Inverting
Input TypeSingle-Ended
传播延迟时间
Propagation Delay Time
3.8 ns at 3.3 V
High Level Output Current- 24 mA
电源电压-最小
Supply Voltage - Min
1.2 V
电源电压-最大
Supply Voltage - Max
3.6 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
SOT-536
系列
Packaging
Cut Tape
系列
Packaging
MouseReel
系列
Packaging
Reel
高度
Height
1.05 mm
长度
Length
13.5 mm
Quiescent Current100 nA
宽度
Width
5.5 mm
Number of Input Lines8
Number of Output Lines8
NumOfPackaging3
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V
工厂包装数量
Factory Pack Quantity
3500

文档预览

下载PDF文档
74LVCH32374A
32-bit edge-triggered D-type flip-flop with 5 V tolerant
inputs/outputs; 3-state
Rev. 3 — 18 December 2012
Product data sheet
1. General description
The 74LVCH32374A is a 32-bit edge-triggered flip-flop featuring separate D-type inputs
for each flip-flop and 3-state outputs for bus oriented applications. The device consists of
4 sections of 8 edge-triggered flip-flops. A clock (pin nCP) input and an output enable
input (pin nOE) are provided per 8-bit section. The flip-flops will store the state of their
individual D-inputs that meet the set-up and hold time requirements on the LOW-to-HIGH
nCP transition. When pin nOE is LOW, the contents of the flip-flops are available at the
outputs. When pin nOE is HIGH, the outputs go to the high-impedance OFF-state.
Operation of pin nOE does not affect the state of the flip-flops. The inputs can be driven
from either 3.3 V or 5 V devices. In 3-state operation, the outputs can handle 5 V. These
features allow the use of these devices in a mixed 3.3 V or 5 V environment.
Bus hold on data inputs eliminates the need for external pull-up resistors to hold unused
inputs.
2. Features and benefits
5 V tolerant inputs/outputs for interfacing with 5 V logic
Wide supply voltage range from 1.2 V to 3.6 V
CMOS low power consumption
Multibyte flow-through standard pin-out architecture
Multiple low inductance supply pins for minimum noise and ground bounce
Direct interface with TTL levels
All data inputs have bus hold
High impedance when V
CC
= 0 V
Latch-up performance exceeds 500 mA per JESD 78 Class II
Complies with JEDEC standard:
JESD8-7A (1.65 V to 1.95 V)
JESD8-5A (2.3 V to 2.7 V)
JESD8-C/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-B exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Specified from
40 C
to +85
C
and
40 C
to +125
C
Packaged in plastic fine-pitch ball grid array package

74LVCH32374AEC518相似产品对比

74LVCH32374AEC518 74LVCH32374AEC-G5 74LVCH32374AEC
描述 Flip Flops 32-BIT 5V TOLERANT Buffers & Line Drivers 32-BIT 5V TOLERANT Flip Flops 32-BIT 5V TOLERANT BUFFER D FL
Product Attribute Attribute Value Attribute Value -
制造商
Manufacturer
NXP(恩智浦) NXP(恩智浦) -
产品种类
Product Category
Flip Flops Buffers & Line Drivers -
RoHS Details Details -
系列
Packaging
Reel Reel -
NumOfPackaging 3 3 -
工厂包装数量
Factory Pack Quantity
3500 3500 -
模拟电路课程设计
模拟电路课程设计...
wuqinyong 工业自动化与控制
【晒电路】模拟卡拉OK伴唱放大器图
本电路可以把立体声的歌声去掉,仅留下伴奏音乐。 立体声信号中的歌声从IC1(LM386)的2(反向输入端)脚、3(同向输入端)脚以相同电平信号输入,则信号会在LM386中抵消,没有输出,而伴奏音 ......
子乐 模拟电子
【设计工具】大型设计中FPGA 的多时钟设计策略详解
利用FPGA 实现大型设计时,可能需要FPGA 具有以多个时钟运行的多重数据通路,这种多时钟FPGA 设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计 ......
GONGHCU FPGA/CPLD
团队接WINCE,LINUX方面的嵌入式开发
拥有各种硬件平台(S3C2410,S3C2440,S3C6410,EP9315,BF536,BF533,AU1200,MX21,MX31, PXA270,PXA310,Omap750,Omap850等)的linux,wince,windows mobile6的bsp移植经验,及各种外设驱动(wifi mar ......
hoohoo2002 Linux开发
[转]Turbo 码: 一个辉煌时代的落幕
原文地址 一个时代的落幕 葡萄牙里斯本,当地时间10月14日,凌晨00点23分,3GPP RAN1确定 LDPC 为 5G 标准 New Radio (NR) 长码编码方案。 三天来,全球各大通信设备商、运营商和芯片商在 ......
白丁 FPGA/CPLD
AIS3624DQ三轴加速度传感器封装和代码
数据手册:380514 代码: 380516 封装: 380513 380515 官方评估板gerber文件: 380517 AIS3624DQ原理图和PCB封装与AIS328DQ相同 ...
littleshrimp MEMS传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2357  1247  2059  2033  1240  53  30  25  39  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved