电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LC4384C-10FT256I

产品描述CPLD - Complex Programmable Logic Devices ispJTAG 1.8V 10ns 384MC 192 I/O IND
产品类别可编程逻辑器件    可编程逻辑   
文件大小7MB,共100页
制造商Lattice(莱迪斯)
官网地址http://www.latticesemi.com
下载文档 详细参数 选型对比 全文预览

LC4384C-10FT256I在线购买

供应商 器件名称 价格 最低购买 库存  
LC4384C-10FT256I - - 点击查看 点击购买

LC4384C-10FT256I概述

CPLD - Complex Programmable Logic Devices ispJTAG 1.8V 10ns 384MC 192 I/O IND

LC4384C-10FT256I规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称Lattice(莱迪斯)
零件包装代码BGA
包装说明FTBGA-256
针数256
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性YES
最大时钟频率86 MHz
系统内可编程YES
JESD-30 代码S-PBGA-B256
JESD-609代码e0
JTAG BSTYES
湿度敏感等级3
专用输入次数4
I/O 线路数量192
宏单元数384
端子数量256
组织4 DEDICATED INPUTS, 192 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA256,16X16,40
封装形状SQUARE
封装形式GRID ARRAY
峰值回流温度(摄氏度)225
电源1.8 V
可编程逻辑类型EE PLD
传播延迟10 ns
认证状态Not Qualified
最大供电电压1.95 V
最小供电电压1.65 V
标称供电电压1.8 V
表面贴装YES
技术CMOS
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30

文档预览

下载PDF文档
ispMACH 4000V/B/C/Z Family
®
3.3 V/2.5 V/1.8 V In-System Programmable
SuperFAST
TM
High Density PLDs
April 2016
Data Sheet DS1020
Features
High Performance
f
MAX
= 400 MHz maximum operating frequency
t
PD
= 2.5 ns propagation delay
Up to four global clock pins with programmable
clock polarity control
• Up to 80 PTs per output
Broad Device Offering
• Multiple temperature range support
– Commercial: 0 to 90 °C junction (T
j
)
– Industrial: –40 to 105 °C junction (T
j
)
– Extended: –40 to 130 °C junction (T
j
)
• For AEC-Q100 compliant devices, refer to
LA-ispMACH 4000V/Z Automotive Data Sheet
Ease of Design
• Enhanced macrocells with individual clock,
reset, preset and clock enable controls
• Up to four global OE controls
• Individual local OE control per I/O pin
• Excellent First-Time-Fit
TM
and refit
• Fast path, SpeedLocking
TM
Path, and wide-PT
path
• Wide input gating (36 input logic blocks) for fast
counters, state machines and address decoders
Easy System Integration
• Superior solution for power sensitive consumer
applications
• Operation with 3.3 V, 2.5 V or 1.8 V LVCMOS I/O
• Operation with 3.3 V (4000V), 2.5 V (4000B) or
1.8 V (4000C/Z) supplies
• 5 V tolerant I/O for LVCMOS 3.3, LVTTL, and
PCI interfaces
• Hot-socketing
• Open-drain capability
• Input pull-up, pull-down or bus-keeper
• Programmable output slew rate
• 3.3 V PCI compatible
• IEEE 1149.1 boundary scan testable
• 3.3 V/2.5 V/1.8 V In-System Programmable
(ISP™) using IEEE 1532 compliant interface
• I/O pins with fast setup path
• Lead-free package options
Zero Power (ispMACH 4000Z) and Low
Power (ispMACH 4000V/B/C)
Typical static current 10 µA (4032Z)
Typical static current 1.3 mA (4000C)
1.8 V core low dynamic power
ispMACH 4000Z operational down to 1.6 V V
CC
Table 1. ispMACH 4000V/B/C Family Selection Guide
ispMACH
4032V/B/C
Macrocells
I/O + Dedicated Inputs
t
PD
(ns)
t
S
(ns)
t
CO
(ns)
f
MAX
(MHz)
Supply Voltages (V)
Pins/Package
32
30+2/32+4
2.5
1.8
2.2
400
3.3/2.5/1.8V
44
48 TQFP
TQFP
4
4
ispMACH
4064V/B/C
64
30+2/32+4/
64+10
2.5
1.8
2.2
400
3.3/2.5/1.8V
44
48 TQFP
100 TQFP
TQFP
4
4
ispMACH
4128V/B/C
128
64+10/92+4/
96+4
2.7
1.8
2.7
333
3.3/2.5/1.8V
ispMACH
4256V/B/C
256
64+10/96+14/
128+4/160+4
3.0
2.0
2.7
322
3.3/2.5/1.8V
ispMACH
4384V/B/C
384
128+4/192+4
3.5
2.0
2.7
322
3.3/2.5/1.8V
ispMACH
4512V/B/C
512
128+4/208+4
3.5
2.0
2.7
322
3.3/2.5/1.8V
100 TQFP
128 TQFP
144 TQFP
1
100 TQFP
144 TQFP
1
176 TQFP
256 ftBGA
2
/
fpBGA
2, 3
176 TQFP
256 ftBGA/
fpBGA
3
176 TQFP
256 ftBGA/
fpBGA
3
1.
2.
3.
4.
3.3 V (4000V) only.
128-I/O and 160-I/O configurations.
Use 256 ftBGA package for all new designs. Refer to PCN#14A-07 for 256 fpBGA package discontinuance.
1.0 mm thickness.
© 2016 Lattice Semiconductor Corp. All Lattice trademarks, registered trademarks, patents, and disclaimers are as listed at www.latticesemi.com/legal. All other brand
or product names are trademarks or registered trademarks of their respective holders. The specifications and information herein are subject to change without notice.
www.latticesemi.com
1
DS1020_23.5

LC4384C-10FT256I相似产品对比

LC4384C-10FT256I LC4512C-10FT256I
描述 CPLD - Complex Programmable Logic Devices ispJTAG 1.8V 10ns 384MC 192 I/O IND CPLD - Complex Programmable Logic Devices ispJTAG 1.8V 10nsIND 512MC 208 I/O
是否无铅 含铅 含铅
是否Rohs认证 不符合 不符合
厂商名称 Lattice(莱迪斯) Lattice(莱迪斯)
零件包装代码 BGA BGA
包装说明 FTBGA-256 FTBGA-256
针数 256 256
Reach Compliance Code compliant compliant
ECCN代码 EAR99 EAR99
基于ADC的TRUWB数字接收机性能及其FPGA实现.pdf
基于ADC的TRUWB数字接收机性能及其FPGA实现.pdf ...
zxopenljx FPGA/CPLD
请问一下 想设计一个基于CPLD的无线竞赛抢答器
用什么芯片比较好 完全没有头绪...
huohuohbuo FPGA/CPLD
USB摄像头 OV511+OV7620,采集图像不清晰问题
环境:WINCE ARM11 设备:网眼V2000, OV511+USB摄像头 资源:参考网上的WINCE_OV511,带驱动+上位机+PPT讲解的那个 测试结果:YUV420->RGB图像如下。 请了解或者做过的朋友指点下,为什么图 ......
ENG 嵌入式系统
【sensorTile评测】02:软硬件开发环境评测
sensorTile和st出的其他基础开发板还是有很大不同的。st的基础开发板就是nucleo系列和discovery系列。nucleo最简单,stlink+MCU,基本上就是一个最小系统。discovery系列会复杂一些,最小系统以 ......
johnrey MEMS传感器
两个STM32 通信问题
73695各位STM32高手,解决一下SPI通信问题,我发的数据是0x44.结果收到的数据是0x11,0x22,0x33,0x44,估计是时钟极性和时钟相位的问题,求个解决!!!...
贝多芬爵士 stm32/stm8
几条VBA编程语句!
在excel中,常用的几条编程语句. ActiveSheet.Range("A:A").ColumnWidth = 6 '将列A的宽度设置为6ActiveSheet.Range("C:H").ColumnWidth = 13'将列C-H的宽度设置为13ActiveSheet.Range("1:3"). ......
liufan FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 206  1433  1595  637  2777  31  33  24  46  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved