电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

2510CGLFT

产品描述Clock Synthesizer / Jitter Cleaner 1 Outputs 3.3V PLL DRIVER
产品类别半导体    模拟混合信号IC   
文件大小78KB,共7页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 选型对比 全文预览

2510CGLFT在线购买

供应商 器件名称 价格 最低购买 库存  
2510CGLFT - - 点击查看 点击购买

2510CGLFT概述

Clock Synthesizer / Jitter Cleaner 1 Outputs 3.3V PLL DRIVER

2510CGLFT规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT(艾迪悌)
产品种类
Product Category
Clock Synthesizer / Jitter Cleaner
RoHSDetails
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TSSOP-24
系列
Packaging
Reel
高度
Height
1 mm
长度
Length
7.8 mm
宽度
Width
4.4 mm
NumOfPackaging1
工厂包装数量
Factory Pack Quantity
3000
单位重量
Unit Weight
0.007478 oz

文档预览

下载PDF文档
Integrated
Circuit
Systems, Inc.
ICS2510C
3.3V Phase-Lock Loop Clock Driver
General Description
The ICS2510C
is a high performance, low skew, low jitter
clock driver. It uses a phase lock loop (PLL) technology to
align, in both phase and frequency, the CLKIN signal with
the CLKOUT signal. It is specifically designed for use with
synchronous SDRAMs. The
ICS2510C
operates at 3.3V
VCC and drives up to ten clock loads.
One bank of ten outputs provide low-skew, low-jitter
copies of CLKIN. Output signal duty cycles are adjusted
to 50 percent, independent of the duty cycle at CLKIN.
Outputs can be enabled or disabled via control (OE)
inputs. When the OE inputs are high, the outputs align in
phase and frequency with CLKIN; when the OE inputs are
low, the outputs are disabled to the logic low state.
The
ICS2510C
does not require external RC filter
components. The loop filter for the PLL is included on-chip,
minimizing component count, board space, and cost. The
test mode shuts off the PLL and connects the input
directly to the output buffer. This test mode, the
ICS2510C
can be use as low skew fanout clock buffer device. The
ICS2510C
comes in 24 pin 173mil Thin Shrink Small-
Outline package (TSSOP) package.
Features
Meets or exceeds PC133 registered DIMM
specification1.1
Spread Spectrum Clock Compatible
Distributes one clock input to one bank of ten outputs
Operating frequency 25MHz to 175MHz
External feedback input (FBIN) terminal is used to
synchrionize the outputs to the clock input
No external RC network required
Operates at 3.3V Vcc
Plastic 24-pin 173mil TSSOP package
Block Diagram
FBOUT
CLK0
Pin Configuration
AGND
VCC
CLK1
CLK2
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
CLKIN
AVCC
VCC
CLK9
CLK8
GND
GND
CLK7
CLK6
CLK5
VCC
FBIN
CLK0
CLK1
CLK2
FBIN
CLKIN
PLL
CLK3
GND
CLK4
GND
CLK3
AVCC
CLK5
CLK6
CLK7
CLK8
CLK9
OE
0010G—09/22/09
CLK4
VCC
OE
FBOUT
24 Pin TSSOP
4.40 mm. Body, 0.65 mm. pitch

2510CGLFT相似产品对比

2510CGLFT 2510CGLF 2510CGT
描述 Clock Synthesizer / Jitter Cleaner 1 Outputs 3.3V PLL DRIVER Clock Synthesizer / Jitter Cleaner 1 Outputs 3.3V PLL DRIVER Clock Synthesizer / Jitter Cleaner 3.3 Volt Phase-Lock Loop Clock Driver
Product Attribute Attribute Value Attribute Value Attribute Value
制造商
Manufacturer
IDT(艾迪悌) IDT(艾迪悌) IDT(艾迪悌)
产品种类
Product Category
Clock Synthesizer / Jitter Cleaner Clock Synthesizer / Jitter Cleaner Clock Synthesizer / Jitter Cleaner
封装 / 箱体
Package / Case
TSSOP-24 TSSOP-24 TSSOP-24
高度
Height
1 mm 1 mm 1 mm
长度
Length
7.8 mm 7.8 mm 7.8 mm
宽度
Width
4.4 mm 4.4 mm 4.4 mm
RoHS Details Details -
安装风格
Mounting Style
SMD/SMT SMD/SMT -
系列
Packaging
Reel Tube -
工厂包装数量
Factory Pack Quantity
3000 62 -
单位重量
Unit Weight
0.007478 oz 0.007478 oz -
AVR的ISP下载引脚可以接0.1UF电容吗
AVR的ISP下载引脚如MOSI,MISO,RESET接0.1UF电容到地会否影响程序烧录? ...
gh131413 单片机
LPC810 ISP下载与失败解决
本帖最后由 dvd1478 于 2015-7-12 11:16 编辑 ISP 下载方法论坛上有,例如 【把玩LPC810 mini】下载与调试的纠结 https://bbs.eeworld.com.cn/forum.php?mod=viewthread&tid ......
dvd1478 单片机
意法半导体(ST)宣布2011年中国iNEMO™校园创意大赛获胜名单
    中国北京,2011年12月1日 —— 横跨多重电子应用领域、全球领先的半导体供应商及全球最大的消费电子和便携设备MEMS(微机电系统)供应商意法半导体(STMicroelectronics,简称ST ......
maylove 电子竞赛
新手求助
我是新手,各位仁兄可有FPGA的程序编译器?...
曲艺流觞 FPGA/CPLD
为什么build不出sys文件?
有现成的例子,在Windows DDK 2600.1106的Build Environment下用build指令编译,只出来.res, .obj, .sbr文件,没看到.sys文件。 而Build并没有提示错误,最后一行信息是BUILD:Done 这是 ......
tigerlikes 嵌入式系统
关于模拟电路设计的问题
在下面这个电路图中,为什么OP27的同相输入端(3管脚)要输入电源电压的分压?在电路设计中如何确定R6和R7的值?...
bantianfeng 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1733  2042  525  1953  2348  57  6  26  14  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved