电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A42MX36-PQG240I

产品描述FPGA - Field Programmable Gate Array MX
产品类别可编程逻辑器件    可编程逻辑   
文件大小7MB,共142页
制造商Microsemi
官网地址https://www.microsemi.com
标准
下载文档 详细参数 全文预览

A42MX36-PQG240I在线购买

供应商 器件名称 价格 最低购买 库存  
A42MX36-PQG240I - - 点击查看 点击购买

A42MX36-PQG240I概述

FPGA - Field Programmable Gate Array MX

A42MX36-PQG240I规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Microsemi
包装说明FQFP, QFP240,1.3SQ,20
Reach Compliance Codecompliant
其他特性ALSO OPERATES AT 5V SUPPLY
最大时钟频率73 MHz
CLB-Max的组合延迟2.7 ns
JESD-30 代码S-PQFP-G240
JESD-609代码e3
长度32.1 mm
湿度敏感等级3
可配置逻辑块数量2438
等效关口数量54000
输入次数202
逻辑单元数量2438
输出次数202
端子数量240
最高工作温度85 °C
最低工作温度-40 °C
组织2438 CLBS, 54000 GATES
封装主体材料PLASTIC/EPOXY
封装代码FQFP
封装等效代码QFP240,1.3SQ,20
封装形状SQUARE
封装形式FLATPACK, FINE PITCH
峰值回流温度(摄氏度)245
电源3.3,3.3/5,5 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度4.1 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度32.1 mm
Base Number Matches1

文档预览

下载PDF文档
Revision 11
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
HiRel Features
Commercial, Industrial, Automotive,
Temperature Plastic Packages
and
Military
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification Capability
with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
Ease of Integration
High Performance
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
May 2012
© 2012 Microsemi Corporation
i
模拟集成电路EDA技术与设计:仿真与版图实例
本书是微电子与集成电路设计系列规划教材之一,全书遵循模拟集成电路全定制设计流程,介绍模拟集成电路设计过程中的一系列相关软件的应用与设计实例。全书共8章,主要内容包括:SPICE数模混合仿 ......
arui1999 下载中心专版
招聘销售代表(上海地区)--韩国著名加密芯片公司
为开拓在上海地区的业务,一著名韩国加密芯片公司现招聘一销售代表(上海地区), 具体要求:1、有软件行业工作经验,能够独立完成工程任务(包括寻找客户,编写lib库软件,为客户提供相关技术 ......
happyangliu 求职招聘
大家好啊 谁能介绍用户接口电路芯片PBL38710与CPLD的接口电路?
PBL38710/1在用户电路中的连接如图3所示。用户话机通过TIP,RING线与OVP相连,然后接至PBL38710/1的TIPX和RINGX引脚。OVP为过压保护器,可防止电话线上的过压(主要是对地保护与抗雷电保护等 ......
bhyangyong FPGA/CPLD
高压、高亮度 LED 的驱动
作者:Dave Priscak,德州仪器 (TI) 系统应用经理 由于现在各国都在不断减少白炽灯泡的使用而且各大公司也都意识到转向使用一些替代照明方法可以实现节能,而这其中发光二极管 (LED) 和紧凑 ......
德州仪器 模拟与混合信号
晒WEBENCH设计的过程+一款K型热电偶传感器电路设计
1.设计题目:一款K型热电偶传感器电路设计 利用webench软件工具设计一款K型热电偶传感器电路 2.设计过程 在webench页面选择热电偶传感器 164497 开始设计,让软件狂奔,,, 到设计页面, ......
qwqwqw2088 模拟与混合信号
如何用ESP8266获取天气预报数据
曾几何时,我一直再想如何才能不用传感器就可以实现一些温湿度,经纬度等等的数据,直到想到从天气预报基站获取,于是花了几天时间把需要的知识都自学一遍,终于把天气预报的数据获取到了~~~ ......
wateras1 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2649  1402  2745  2184  190  40  20  24  17  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved