电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V67602S133PFG8

产品描述SRAM 9M 3.3V PBSRAM SLOW P/L
产品类别存储   
文件大小357KB,共23页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

71V67602S133PFG8在线购买

供应商 器件名称 价格 最低购买 库存  
71V67602S133PFG8 - - 点击查看 点击购买

71V67602S133PFG8概述

SRAM 9M 3.3V PBSRAM SLOW P/L

71V67602S133PFG8规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT(艾迪悌)
产品种类
Product Category
SRAM
RoHSDetails
Memory Size9 Mbit
Organization256 k x 36
Access Time4.2 ns
Maximum Clock Frequency133 MHz
接口类型
Interface Type
Parallel
电源电压-最大
Supply Voltage - Max
3.465 V
电源电压-最小
Supply Voltage - Min
3.135 V
Supply Current - Max260 mA
最小工作温度
Minimum Operating Temperature
0 C
最大工作温度
Maximum Operating Temperature
+ 70 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TQFP-100
系列
Packaging
Reel
高度
Height
1.4 mm
长度
Length
20 mm
Memory TypeSDR
类型
Type
Synchronous
宽度
Width
14 mm
Moisture SensitiveYes
NumOfPackaging1
工厂包装数量
Factory Pack Quantity
1000
单位重量
Unit Weight
0.023175 oz

文档预览

下载PDF文档
256K X 36, 512K X 18
3.3V Synchronous SRAMs
2.5V I/O, Burst Counter
Pipelined Outputs, Single Cycle Deselect
IDT71V67602
IDT71V67802
Features
256K x 36, 512K x 18 memory configurations
Supports high system speed:
– 166MHz 3.5ns clock access time
– 150MHz 3.8ns clock access time
– 133MHz 4.2ns clock access time
LBO
input selects interleaved or linear burst mode
Self-timed write cycle with global write control (GW), byte
write enable (BWE), and byte writes (BWx)
3.3V core power supply
Power down controlled by ZZ input
2.5V I/O supply (V
DDQ
)
Packaged in a JEDEC Standard 100-pin plastic thin quad
flatpack (TQFP), 119 ball grid array (BGA) and 165 fine pitch
ball grid array.
The IDT71V67602/7802 are high-speed SRAMs organized as
256K x 36/512K x 18. The IDT71V676/78 SRAMs contain write, data,
address and control registers. Internal logic allows the SRAM to generate
a self-timed write based upon a decision which can be left until the end of
the write cycle.
The burst mode feature offers the highest level of performance to the
system designer, as the IDT71V67602/7802 can provide four cycles of
data for a single address presented to the SRAM. An internal burst address
counter accepts the first cycle address from the processor, initiating the
access sequence. The first cycle of output data will be pipelined for one
cycle before it is available on the next rising clock edge. If burst mode
operation is selected (ADV=LOW), the subsequent three cycles of output
data will be available to the user on the next three rising clock edges. The
order of these three addresses are defined by the internal burst counter
and the
LBO
input pin.
The IDT71V67602/7802 SRAMs utilize IDT’s latest high-performance
CMOS process and are packaged in a JEDEC standard 14mm x 20mm
100-pin thin plastic quad flatpack (TQFP) as well as a 119 ball grid array
(BGA) and 165 fine pitch ball grid array (fBGA).
Description
Pin Description Summary
A
0
-A
18
CE
CS
0
,
CS
1
OE
GW
BWE
BW
1
,
BW
2
,
BW
3
,
BW
4
(1)
CLK
ADV
ADSC
ADSP
LBO
ZZ
I/O
0
-I/O
31
, I/O
P1
-I/O
P4
V
DD
, V
DDQ
V
SS
Address Inputs
Chip Enable
Chip Selects
Output Enable
Global Write Enable
Byte Write Enable
Individual Byte Write Selects
Clock
Burst Address Advance
Address Status (Cache Controller)
Address Status (Processor)
Linear / Interleaved Burst Order
Sleep Mode
Data Input / Output
Core Power, I/O Power
Ground
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
I/O
Supply
Supply
Synchronous
Synchronous
Synchronous
Asynchronous
Synchronous
Synchronous
Synchronous
N/A
Synchronous
Synchronous
Synchronous
DC
Asynchronous
Synchronous
N/A
N/A
5311 tbl 01
NOTE:
1.
BW
3
and
BW
4
are not applicable for the IDT71V67802.
FEBRUARY 2009
1
©2002 Integrated Device Technology, Inc.
DSC-5311/09
我的DSP之路-关于CMD文件的心得和问题
1.关于对段的定义 目标文件至少包含三个默认段: .text 文本段 通常包含可执行代码 .data 数据段 通常包含初始化的数据 .bs ......
呱呱 DSP 与 ARM 处理器
P89LPC932都有哪些库函数?它们的作用分别是什么?
哪位兄台使用过P89LPC932?请赐教。...
xdyc2004 51单片机
BLDC电机控制
各位老师好,我现在做BLDC的DSP控制,现在发现一个问题,我将给定速度更改了,经过速度PID调节后,得到的占空比也发生了变化,但是电机转速没有明显的变化,这就很郁闷了,占空比发生了较大的变 ......
studyking 电机控制
5G小型化终端与基站天线技术
西安电子科技大学天线与微波技术重点实验室 5G小型化高性能的终端与基站天线技术 赵鲁豫教授 内容大纲: 1、5G终端与基站天线技术背景 2、耦合谐振器去耦网络 3、超表面天线阵去 ......
btty038 无线连接
可编程的语音软件
超级好用的,把文字变成语音~哈哈可以做发声的电子书啊...
sunnyzhu12 单片机
DDraw的surface VS 驱动的Overlay
现在确定显示驱动已经支持多层overlay.如何在DDraw的CreateSurface时指定surface画到哪一层overlay上? 另外,请高手介绍下DDraw如何把应用层的参数传给驱动层的. ...
tiedollars 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2018  2866  1927  2366  820  50  33  45  13  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved