电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V631S15BF8

产品描述SRAM 256Kx18 STD-PWR 3.3V DUAL-PORT RAM
产品类别存储   
文件大小219KB,共24页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

70V631S15BF8在线购买

供应商 器件名称 价格 最低购买 库存  
70V631S15BF8 - - 点击查看 点击购买

70V631S15BF8概述

SRAM 256Kx18 STD-PWR 3.3V DUAL-PORT RAM

70V631S15BF8规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT(艾迪悌)
产品种类
Product Category
SRAM
RoHSN
封装 / 箱体
Package / Case
CABGA-208
系列
Packaging
Reel
高度
Height
1.4 mm
长度
Length
15 mm
宽度
Width
15 mm
Moisture SensitiveYes
NumOfPackaging1
工厂包装数量
Factory Pack Quantity
1000

文档预览

下载PDF文档
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
HIGH-SPEED 3.3V 256K x 18
ASYNCHRONOUS DUAL-PORT
STATIC RAM
IDT70V631S
Features
Functional Block Diagram
UB
L
LB
L
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 10/12/15ns (max.)
– Industrial: 12ns (max.)
Dual chip enables allow for depth expansion without
external logic
IDT70V631 easily expands data bus width to 36 bits or
more using the Master/Slave select when cascading more
than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
Supports JTAG features compliant to IEEE 1149.1
– Due to limited pin count, JTAG is not supported on the
128-pin TQFP package.
LVTTL-compatible, single 3.3V (±150mV) power supply for
core
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
Available in a 128-pin Thin Quad Flatpack, 208-ball fine
pitch Ball Grid Array, and 256-ball Ball Grid Array
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
UB
R
LB
R
R/
W
L
B
E
0
L
B
E
1
L
B
E
1
R
B
E
0
R
R/
W
R
CE
0L
CE
1L
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
256K x 18
MEMORY
ARRAY
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
A
17L
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
17R
A
0R
OE
L
CE
0L
CE
1L
R/W
L
BUSY
L
SEM
L
INT
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
CE
0R
CE
1R
R/W
R
BUSY
R
M/S
SEM
R
INT
R
TDI
TDO
JTAG
TMS
TCK
TRST
5622 drw 01
NOTES:
1.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
2.
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
DECEMBER 2017
DSC-5622/8
1
©2017 Integrated Device Technology, Inc.
如何让vs2005 用c#编写的form隐藏
我加了这句话,没有效果 this.Visible = false;...
arche 嵌入式系统
WinCE 模拟电视驱动
哪位知道wince下的模拟电视的驱动架构,是用流式接口吗? 我有个芯片是接收并处理地面电视信号的,现在想把它的驱动给做下,知道的请给个提示。...
evinsheng 嵌入式系统
请问如何替换WINCE的软键盘
客户嫌WINCE自带的软键盘小了,如何加大?谢谢,最好有现成的键盘程序...
guang_84 嵌入式系统
怎么样才可以把PDM的占空比变得非常小
我现在用STM8S105控制着LED灯,然后我用的是定时器PDM的调光,但在最低灰度下面,灯光依然过亮,我现在需要把灯的最低等级亮度控制到非常低。越低越好,但又需要线性调光。但是因为单片机性能有 ......
lazybonesyang stm32/stm8
高频开关电源电路原理
高频开关电源电路原理 高频开关电源由以下几个部分组成: 一、主电路 从交流电网输入、直流输出的全过程,包括: 1、输入滤波器:其作用是将电网存在的杂波过滤,同时也阻碍本机 ......
xtss 电源技术
急求
求51单片机学习视频 ...
土豆先生 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 350  2506  1146  1243  2693  42  28  47  43  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved