电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PL123S-09HSC-R

产品描述PLL BASED CLOCK DRIVER
产品类别逻辑    逻辑   
文件大小338KB,共9页
制造商Microchip(微芯科技)
官网地址https://www.microchip.com
下载文档 详细参数 选型对比 全文预览

PL123S-09HSC-R在线购买

供应商 器件名称 价格 最低购买 库存  
PL123S-09HSC-R - - 点击查看 点击购买

PL123S-09HSC-R概述

PLL BASED CLOCK DRIVER

PL123S-09HSC-R规格参数

参数名称属性值
Objectid4000245630
包装说明SOP-8
Reach Compliance Codecompliant
Country Of OriginThailand
YTEOL5.85
系列PL123
输入调节MUX
JESD-30 代码R-PDSO-G8
长度4.9 mm
逻辑集成电路类型PLL BASED CLOCK DRIVER
最大I(ol)0.012 A
功能数量1
反相输出次数
端子数量8
实输出次数9
最高工作温度70 °C
最低工作温度
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
包装方法TR
最大电源电流(ICC)45 mA
传播延迟(tpd)8.5 ns
Same Edge Skew-Max(tskwd)0.25 ns
座面最大高度1.75 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级COMMERCIAL
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
宽度3.9 mm
最小 fmax134 MHz

文档预览

下载PDF文档
PL123S-05/-09
Spread-Compatible Low Skew Zero Delay Buffer
FEATURES
Frequency Range 10MHz to 134 MHz
Output Options:
o
5 outputs
PL123S-05
o
9 outputs
PL123S-09
Zero input - output delay
Optional Drive Strength:
Standard (8mA)
PL123S-05/-09
High (12mA)
PL123S-05H/-09H
3.3V, ±10% operation
Available in Commercial and Industrial temperature
ranges
Available in 16-Pin SOP or TSSOP (PL123S-09),
and 8-Pin SOP (PL123S-05) packages
Spread-compatible with spread-spectrum modula-
tion clock inputs
DESCRIPTION
The PL123S-05/-09 (-05H/-09H for High Drive) are high
performance, low skew, low jitter zero delay buffers
designed to distribute high speed clocks. They have
one (PL123S-05) or two (PL123S-09) low-skew output
banks, of 4 outputs each, that are synchronized with
the input. The PL123S-09 allows control of the banks
of outputs by using the S1 and S2 inputs as shown in
the Selector Definition table on page 2.
The synchronization is established via CLKOUT feed
back to the input of the PLL. Since the skew between
the input and output is less than
100ps,
the device
acts as a zero delay buffer. The input output propaga-
tion delay can be advanced or delayed by adjusting the
load on the CLKOUT pin.
These parts are not intended for 5V input-tolerant ap-
plications.
BLOCK DIAGRAM
PL123S-05
REF
PLL
Mux
CLKOUT
CLKA1
REF
CLKA2
CLKA1
1
2
3
4
8
7
6
5
CLKOUT
CLKA4
VDD
CLKA3
Bank A
CLKA2
CLKA3
CLKA4
CLKB1
GND
REF
CLKA1
CLKA2
VDD
1
2
16
15
CLKOUT
CLKA4
CLKA3
VDD
GND
CLKB4
CLKB3
S1
PL123S-09
3
4
5
6
7
8
14
13
12
11
10
9
Bank B
S1
S2
Selector
Inputs
(PL123S-09 Only)
CLKB2
CLKB3
CLKB4
GND
CLKB1
CLKB2
S2
Micrel Inc. • 2180 Fortune Drive • San Jose, CA 95131 • USA • tel +1(408) 944 -0800 • fax +1(408) 474-1000 •
www.micrel.com
Rev 12/14/11 Page 1

PL123S-09HSC-R相似产品对比

PL123S-09HSC-R PL123S-05HSC-R PL123S-05HSC PL123S-09HSC PL123S-09SC
描述 PLL BASED CLOCK DRIVER Clock Buffer Low Skew 1:5 Zero Delay Buffer Clock Buffer Low Skew 1:5 Zero Delay Buffer PLL BASED CLOCK DRIVER PLL BASED CLOCK DRIVER
Objectid 4000245630 - - 4000244483 4000244397
包装说明 SOP-8 - - SOP-8 SOP-8
Reach Compliance Code compliant - - compliant compliant
Country Of Origin Thailand - - Thailand Thailand
YTEOL 5.85 - - 5.85 5.85
系列 PL123 - - PL123 PL123
输入调节 MUX - - MUX MUX
JESD-30 代码 R-PDSO-G8 - - R-PDSO-G8 R-PDSO-G8
长度 4.9 mm - - 4.9 mm 4.9 mm
逻辑集成电路类型 PLL BASED CLOCK DRIVER - - PLL BASED CLOCK DRIVER PLL BASED CLOCK DRIVER
最大I(ol) 0.012 A - - 0.012 A 0.006 A
功能数量 1 - - 1 1
端子数量 8 - - 8 8
实输出次数 9 - - 9 9
最高工作温度 70 °C - - 70 °C 70 °C
输出特性 3-STATE - - 3-STATE 3-STATE
封装主体材料 PLASTIC/EPOXY - - PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP - - SOP SOP
封装等效代码 SOP8,.25 - - SOP8,.25 SOP8,.25
封装形状 RECTANGULAR - - RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE - - SMALL OUTLINE SMALL OUTLINE
包装方法 TR - - TUBE TUBE
最大电源电流(ICC) 45 mA - - 45 mA 45 mA
传播延迟(tpd) 8.5 ns - - 8.5 ns 8.5 ns
Same Edge Skew-Max(tskwd) 0.25 ns - - 0.25 ns 0.25 ns
座面最大高度 1.75 mm - - 1.75 mm 1.75 mm
最大供电电压 (Vsup) 3.6 V - - 3.6 V 3.6 V
最小供电电压 (Vsup) 3 V - - 3 V 3 V
标称供电电压 (Vsup) 3.3 V - - 3.3 V 3.3 V
表面贴装 YES - - YES YES
温度等级 COMMERCIAL - - COMMERCIAL COMMERCIAL
端子形式 GULL WING - - GULL WING GULL WING
端子节距 1.27 mm - - 1.27 mm 1.27 mm
端子位置 DUAL - - DUAL DUAL
宽度 3.9 mm - - 3.9 mm 3.9 mm
最小 fmax 134 MHz - - 134 MHz 134 MHz
解剖超级电容
  1 超级电容是什么?   简单地说,超级电容是一种非常大的极化电解质电容。这里的‘大’指的是容量,而不是它们的物理尺寸。   的确,对于普通的电解电容来说,电容值和/或电压值越大 ......
qwqwqw2088 电源技术
对比电容理解电感
基础元器件里面,电阻接触的比较早,也比较贴近实际,所以比较好理解,电容因为经常用,所以也有些概念,但对于电感,绝大多数人没有概念,这样就阻碍了对模拟电路深入理解,对于模拟电路,尤其 ......
Aguilera 模拟与混合信号
[CB5654智能语音开发板测评] 硬件测评
感谢WWWORLD,收到平头哥语音开发套件。盒子包装超级华丽。玄铁 803c处理器真容如下: 575369 575367 575368 575370 开发板核心板搭载两块MCU,一块是联盛德的W800,另 ......
杨左使 国产芯片交流
《电子设计从零开始》高清扫描版
全书分为三大部分,共17章。第1章至第8章深入浅出地介绍了模拟电路的相关知识;第9章至第11章是数字电路部分,介绍了一些基本概念和系统开发过程中经常使用的器件;从第12章到结束是以51 ......
qwqwqw2088 电源技术
浮点LMS算法的FPGA实现
  LMS(最小均方)算法因其收敛速度快及算法实现简单等特点在自适应滤波器、自适应天线阵技术等领域得到了十分广泛的应用。为了发挥算法的最佳性能,必须采用具有大动态范围及运算精度的浮 ......
雷北城 FPGA/CPLD
51单片机控制继电器问题
问题是这样: 刚刚查了下资料。发现要在单片机引脚加上拉电阻。接入三极管基级,然后控制继电器。但是有的说还要加上光偶隔离器来隔离干扰。 我不明白地方是,加上光偶是不是就不用加入三极 ......
libin98 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 459  2302  815  2738  2086  36  6  29  3  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved