电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V27L20PF

产品描述SRAM 32Kx16 3.3V DUAL- PORT RAM
产品类别存储   
文件大小357KB,共21页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

70V27L20PF在线购买

供应商 器件名称 价格 最低购买 库存  
70V27L20PF - - 点击查看 点击购买

70V27L20PF概述

SRAM 32Kx16 3.3V DUAL- PORT RAM

70V27L20PF规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT(艾迪悌)
产品种类
Product Category
SRAM
RoHSN
Memory Size512 kbit
Organization32 k x 16
Access Time20 ns
接口类型
Interface Type
Parallel
电源电压-最大
Supply Voltage - Max
3.6 V
电源电压-最小
Supply Voltage - Min
3 V
Supply Current - Max220 mA
最小工作温度
Minimum Operating Temperature
0 C
最大工作温度
Maximum Operating Temperature
+ 70 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TQFP-100
系列
Packaging
Tray
高度
Height
1.4 mm
长度
Length
14 mm
Memory TypeSDR
类型
Type
Asynchronous
宽度
Width
14 mm
Moisture SensitiveYes
NumOfPackaging1
工厂包装数量
Factory Pack Quantity
6
单位重量
Unit Weight
0.023175 oz

文档预览

下载PDF文档
HIGH-SPEED 3.3V
32K x 16 DUAL-PORT
STATIC RAM
Features:
IDT70V27S/L
True Dual-Ported memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 20/35ns (max.)
Low-power operation
– IDT70V27S
Active: 500mW (typ.)
Standby: 3.3mW (typ.)
– IDT70V27L
Active: 500mW (typ.)
Standby: 660
µ
W (typ.)
Separate upper-byte and lower-byte control for bus
matching capability
Dual chip enables allow for depth expansion without
external logic
IDT70V27 easily expands data bus width to 32 bits or more
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
LVTTL-compatible, single 3.3V (±0.3V) power supply
Available in 100-pin Thin Quad Flatpack (TQFP), and 144-
pin Fine Pitch BGA (fpBGA)
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
R/
W
L
UB
L
CE
0L
R/W
R
UB
R
CE
0R
CE
1L
OE
L
LB
L
CE
1R
OE
R
LB
R
I/O
8-15L
I/O
0-7L
BUSY
L
(1,2)
I/O
8-15R
I/O
Control
I/O
Control
I/O
0-7R
BUSY
R
(1,2)
,
A
14L
A
0L
Address
Decoder
A
14L
A
0L
CE
0L
32Kx16
MEMORY
ARRAY
70V27
Address
Decoder
A
14R
A
0R
CE
1L
OE
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
A
14R
A
0R
CE
0R
CE
1R
OE
R
R/
W
L
SEM
L
INT
L
(2)
(2)
R/
W
R
SEM
R
(2)
INT
R
3603 drw 01
M/
S
NOTES:
1)
BUSY
is an input as a Slave (M/S=V
IL
) and an output as a Master (M/S=V
IH
).
2)
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
SEPTEMBER 2012
6.01
1
©2012 Integrated Device Technology, Inc.
DSC 3603/12
数字示波器
测量电路必不可少的工具 ...
monk2014 测试/测量
基于PCI总线的数据采集系统设计与实现
写在前面 近些年来计算机局部总线技术发生了很大程度的变化,第三代IO(3GIO)技术——PCI-E无论在访问延迟、带宽,还是在扩展性方面都向前迈进了一大步,PCI-E总线技术在硬件方面发生了翻天覆 ......
程序天使 测试/测量
说说我的AVR解锁过程……
以前手上几片ATMEGA169因为看错而被锁,试了几种方法都没法解锁,于是就扔掉了,可是就在昨天我打样的3PCS的ATMEGA88V其中有两片一时大意看错(选择外部晶体我却选了外部时钟)又被锁了,于是用 ......
gh131413 单片机
要求写一篇关于#VHDL语言程序设计中INOUT端口的使用与实例分析#的论文
论文题目:VHDL语言程序设计中INOUT端口的使用与实例分析论文要求:论文的重点是要讨论如何正确使用INOUT端口,可以结合QuartusⅡ软件的综合、仿真结果,举例分析常见错误用法导致的结果与设计 ......
柚子999 FPGA/CPLD
labview生成exe教程
labview生成exe...
安_然 测试/测量
垃圾贴截图,呼叫管理员
36118 36119...
jxb01033016 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 856  1408  1317  1868  1663  33  52  45  31  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved