电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PL123-09HOC-R

产品描述Clock Buffer Low Skew 1:9 Zero Delay Buffer
产品类别逻辑    逻辑   
文件大小343KB,共9页
制造商Microchip(微芯科技)
官网地址https://www.microchip.com
标准
下载文档 详细参数 选型对比 全文预览

PL123-09HOC-R在线购买

供应商 器件名称 价格 最低购买 库存  
PL123-09HOC-R - - 点击查看 点击购买

PL123-09HOC-R概述

Clock Buffer Low Skew 1:9 Zero Delay Buffer

PL123-09HOC-R规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Microchip(微芯科技)
包装说明TSSOP,
Reach Compliance Codecompliant
Factory Lead Time6 weeks
系列PL123
输入调节MUX
JESD-30 代码R-PDSO-G16
JESD-609代码e3
长度5 mm
逻辑集成电路类型PLL BASED CLOCK DRIVER
功能数量1
反相输出次数
端子数量16
实输出次数9
最高工作温度70 °C
最低工作温度
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
传播延迟(tpd)8.5 ns
Same Edge Skew-Max(tskwd)0.25 ns
座面最大高度1.2 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级COMMERCIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
宽度4.4 mm
最小 fmax134 MHz

文档预览

下载PDF文档
PL123-05/-09
Low Skew Zero Delay Buffer
FEATURES
Frequency Range 10MHz to 134 MHz
Output Options:
o
5 outputs
PL123-05
o
9 outputs
PL123-09
Zero input - output delay
Optional Drive Strength:
Standard (8mA)
PL123-05/-09
High (12mA)
PL123-05H/-09H
3.3V, ±10% operation
Available in Commercial and Industrial temperature
ranges
Available in 16-Pin SOP or TSSOP (PL123-09),
and 8-Pin SOP (PL123-05) packages
DESCRIPTION
The PL123-05/-09 (-05H/-09H for High Drive) are high
performance, low skew, low jitter zero delay buffers
designed to distribute high speed clocks. They have
one (PL123-05) or two (PL123-09) low-skew output
banks, of 4 outputs each, that are synchronized with
the input. The PL123-09 allows control of the banks of
outputs by using the S1 and S2 inputs as shown in the
Selector Definition table on page 2.
The synchronization is established via CLKOUT feed
back to the input of the PLL. Since the skew between
the input and output is less than
100ps,
the device
acts as a zero delay buffer. The input output propaga-
tion delay can be advanced or delayed by adjusting the
load on the CLKOUT pin.
These parts are not intended for 5V input-tolerant ap-
plications.
BLOCK DIAGRAM
REF
PLL
Mux
CLKOUT
CLKA1
REF
CLKA2
CLKA1
1
2
3
4
8
7
6
5
CLKOUT
CLKA4
VDD
CLKA3
PL123-05
Bank A
CLKA2
CLKA3
CLKA4
CLKB1
GND
REF
CLKA1
CLKA2
VDD
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
CLKOUT
CLKA4
CLKA3
VDD
GND
CLKB4
CLKB3
S1
PL123-09
Bank B
S1
S2
Selector
Inputs
(PL123-09 Only)
CLKB2
CLKB3
CLKB4
GND
CLKB1
CLKB2
S2
Micrel Inc. • 2180 Fortune Drive • San Jose, CA 95131 • USA • tel +1(408) 944 -0800 • fax +1(408) 474-1000 •
www.micrel.com
Rev 4/22/13
Page 1

PL123-09HOC-R相似产品对比

PL123-09HOC-R PL123-05HSI-R
描述 Clock Buffer Low Skew 1:9 Zero Delay Buffer Clock Buffer Low Skew 1:5 Zero Delay Buffer
是否Rohs认证 符合 符合
厂商名称 Microchip(微芯科技) Microchip(微芯科技)
包装说明 TSSOP, GREEN, SOP-8
Reach Compliance Code compliant compliant
Factory Lead Time 6 weeks 6 weeks
系列 PL123 PL123
输入调节 MUX MUX
JESD-30 代码 R-PDSO-G16 R-PDSO-G8
JESD-609代码 e3 e3
长度 5 mm 4.9 mm
逻辑集成电路类型 PLL BASED CLOCK DRIVER PLL BASED CLOCK DRIVER
功能数量 1 1
端子数量 16 8
实输出次数 9 5
最高工作温度 70 °C 85 °C
输出特性 3-STATE 3-STATE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP SOP
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE
传播延迟(tpd) 8.5 ns 0.35 ns
Same Edge Skew-Max(tskwd) 0.25 ns 0.25 ns
座面最大高度 1.2 mm 1.75 mm
最大供电电压 (Vsup) 3.6 V 3.6 V
最小供电电压 (Vsup) 3 V 3 V
标称供电电压 (Vsup) 3.3 V 3.3 V
表面贴装 YES YES
温度等级 COMMERCIAL INDUSTRIAL
端子面层 Matte Tin (Sn) - annealed Matte Tin (Sn) - annealed
端子形式 GULL WING GULL WING
端子节距 0.65 mm 1.27 mm
端子位置 DUAL DUAL
宽度 4.4 mm 3.9 mm
最小 fmax 134 MHz 134 MHz

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 881  1041  2292  2809  1227  18  21  47  57  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved