电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70261L20PFGI

产品描述SRAM 16K X 16K
产品类别存储   
文件大小697KB,共21页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

70261L20PFGI在线购买

供应商 器件名称 价格 最低购买 库存  
70261L20PFGI - - 点击查看 点击购买

70261L20PFGI概述

SRAM 16K X 16K

70261L20PFGI规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT(艾迪悌)
产品种类
Product Category
SRAM
RoHSDetails
Memory Size256 kbit
Organization16 k x 16
Access Time20 ns
接口类型
Interface Type
Parallel
电源电压-最大
Supply Voltage - Max
5.5 V
电源电压-最小
Supply Voltage - Min
4.5 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TQFP-100
系列
Packaging
Tray
高度
Height
1.4 mm
长度
Length
14 mm
Memory TypeSDR
类型
Type
Asynchronous
宽度
Width
14 mm
Moisture SensitiveYes
NumOfPackaging1
工厂包装数量
Factory Pack Quantity
45
单位重量
Unit Weight
0.023175 oz

文档预览

下载PDF文档
HIGH-SPEED
IDT70261S/L
16K x 16 DUAL-PORT
STATIC RAM WITH INTERRUPT
Features
True Dual-Ported memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 15/20/25/35/55ns (max.)
– Industrial 20/25ns (max.)
Low-power operation
– IDT70261S
Active: 750mW (typ.)
Standby: 5mW (typ.)
– IDT70261L
Active: 750mW (typ.)
Standby: 1mW (typ.)
Separate upper-byte and lower-byte control for multiplexed
bus compatibility
IDT70261 easily expands data bus width to 32 bits or more
using the Master/Slave select when cascading more than
one device
M/S = H for
BUSY
output flag on Master,
M/S = L for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
TTL-compatible, single 5V (±10%) power supply
Available in 100-pin Thin Quad Flatpack
Industrial temperature range (-40
O
C to +85
O
C) is available
for selected speeds
Green parts available. See ordering information
Functional Block Diagram
R/
W
L
UB
L
R/
W
R
UB
R
LB
L
CE
L
OE
L
LB
R
CE
R
OE
R
I/O
8L
-I/O
15L
I/O
0L
-I/O
7L
BUSY
L
(1,2)
I/O
Control
I/O
Control
I/O
8R
-I/O
15R
I/O
0R
-I/O
7R
BUSY
R
(1,2)
A
13L
A
0L
Address
Decoder
14
MEMORY
ARRAY
14
Address
Decoder
A
13R
A
0R
CE
L
OE
L
R/W
L
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
and
INT
outputs are non-tri-stated push-pull.
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
R
INT
R(2)
3039 drw 01
M/S
JUNE 2015
1
©2015 Integrated Device Technology, Inc.
DSC 3039/11
新手写的驱动源码,请大家看是否正确!
新手写的wince下的串口驱动,请大家看看驱动的框架是否是这样写,在XXX_Init()中的代码是否正确,是不是在在这里使用createfile() 有关程序逻辑的错误可先不讨论 #include #include #in ......
zcwell 嵌入式系统
【NXP Rapid IoT评测】- NXP Rapid IOT Studio体验
本帖最后由 robinqjx 于 2019-2-13 10:55 编辑 此内容由EEWORLD论坛网友robinqjx原创,如需转载或用于商业用途需征得作者同意并注明出处 【NXP Rapid IoT评测】- NXP Rapid IOT Studio ......
robinqjx 无线连接
现在MTK方案怎么这么火?觉得MTK也没什么特别的地方啊!也就多个GSM实现。欢迎大家讨论优劣
现在MTK方案怎么这么火?觉得MTK也没什么特别的地方啊!也就多个GSM实现。欢迎大家讨论优劣...
adjue 嵌入式系统
大大们帮忙看下这个fsmclcd设置,驱动不起来,够折腾
单片机是:stm32f103ze LCD :是8080总线型的时序如下 下载 (48.46 KB) 2009-10-16 16:40 下载 (85.58 KB) 2009-10-16 16:40 lcd手册: ......
zhgb1981 stm32/stm8
请教: vmware下运行vxworks 5.5的问题
各位大侠,你们好!请教你们一个问题,如下: 我想在pc机的vmware下装vxworks5.5,用几台这样的pc机联网做网络实验。不知道这个过程该如何进行,有没有高人能给解释一下,或者有这方面的资 ......
cyllouis 实时操作系统RTOS
关于Timer回调函数的问题
在使用micropython的Timer时,发现在回调函数中调用上面写好的函数,会报错:比如如下代码: def DZ_RowScanCalBack(t): if(nowScanColumn == 8): nowScanColumn = 0 DZ_Wri ......
ninthcode MicroPython开源版块

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1174  1684  2311  2063  1935  8  17  42  7  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved