电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A42MX16-2VQ100I

产品描述Field Programmable Gate Array, 1232 CLBs, 24000 Gates, 117MHz, CMOS, PQFP100, 1 MM HEIGHT, PLASTIC, VQFP-100
产品类别可编程逻辑器件    可编程逻辑   
文件大小7MB,共142页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

A42MX16-2VQ100I在线购买

供应商 器件名称 价格 最低购买 库存  
A42MX16-2VQ100I - - 点击查看 点击购买

A42MX16-2VQ100I概述

Field Programmable Gate Array, 1232 CLBs, 24000 Gates, 117MHz, CMOS, PQFP100, 1 MM HEIGHT, PLASTIC, VQFP-100

A42MX16-2VQ100I规格参数

参数名称属性值
是否Rohs认证不符合
Objectid1822043910
零件包装代码QFP
包装说明1 MM HEIGHT, PLASTIC, VQFP-100
针数100
Reach Compliance Codeunknown
其他特性ALSO OPERATES AT 5V SUPPLY
最大时钟频率117 MHz
CLB-Max的组合延迟2.1 ns
JESD-30 代码S-PQFP-G100
JESD-609代码e0
长度14 mm
湿度敏感等级3
可配置逻辑块数量1232
等效关口数量24000
端子数量100
最高工作温度85 °C
最低工作温度-40 °C
组织1232 CLBS, 24000 GATES
封装主体材料PLASTIC/EPOXY
封装代码TFQFP
封装形状SQUARE
封装形式FLATPACK, THIN PROFILE, FINE PITCH
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层TIN LEAD
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
宽度14 mm

文档预览

下载PDF文档
Revision 11
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
HiRel Features
Commercial, Industrial, Automotive,
Temperature Plastic Packages
and
Military
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification Capability
with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
Ease of Integration
High Performance
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
May 2012
© 2012 Microsemi Corporation
i
运放稳定性-(第五第六部分)
本帖最后由 dontium 于 2015-1-23 12:49 编辑 第五部分-单电源缓冲器的实际设计 第六部分-电容性负载稳定性 ...
Littleshook 模拟与混合信号
【MSP430周盘点2】盘点令人手软SEED-EXP430F5529开发板和急速膨胀的资源库
TI MSP430F5529培训【学习有礼】已经过了两周,论坛只有两个网友完成了学习拿到了开发板。 TI MSP430F5529培训【学习有礼】第一期获奖信息公布! https://bbs.eeworld.com.cn/thread-366972 ......
wstt 微控制器 MCU
应用分析II:读取模拟数据时同步数字写入
要实现在读取模拟数据时同步进行数字写入,可执行如下步骤: 1. 在一个信道增益队列中使用任意给定的条目 2. 取出数字数据,然后对所有未使用的位做掩码处理,方法是通过与127(针对KPCI-310 ......
Jack_ma 测试/测量
一本厚书,《专业嵌入式软件开发-全面走向高质高效编程》
35元,邮局10元,6百多页 161664 161665 ...
lijie20022641 淘e淘
小跑10KM,画个爱心送给你
周日早晨晨跑,第一次5:00钟起床,第一次领略清晨的没,第一次看太阳缓缓升起,一切都需趁早。画个爱心,满满的正能量。 321832 321826 321827 321828 321829 ...
chenzhufly 聊聊、笑笑、闹闹
arm平台地址虽然对齐,但值随机
测试不同平台地址对齐代码 char buf; long *p; for (int i = 0; i < 20; i++) { buf = i; } for (int i = 0; i < 10; i++) { p = (long*)((char*)(buf + i)); printf(" ......
lzwml Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1940  1712  2504  1293  337  20  8  49  21  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved