电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962-9461107HXA

产品描述SRAM Module, 2MX8, 35ns, CMOS, CPGA66, HEX-IN-LINE, SINGLE CAVITY, WITH STANDOFFS-66
产品类别存储    存储   
文件大小288KB,共40页
制造商White Electronic Designs Corporation
官网地址http://www.wedc.com/
下载文档 详细参数 全文预览

5962-9461107HXA概述

SRAM Module, 2MX8, 35ns, CMOS, CPGA66, HEX-IN-LINE, SINGLE CAVITY, WITH STANDOFFS-66

5962-9461107HXA规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称White Electronic Designs Corporation
包装说明HEX-IN-LINE, SINGLE CAVITY, WITH STANDOFFS-66
Reach Compliance Codeunknown
最长访问时间35 ns
其他特性CONFIGURABLE AS 512K X 32 OR 1M X 16; TTL COMPATIBLE INPUT OUTPUT
I/O 类型COMMON
JESD-30 代码S-CPGA-P66
JESD-609代码e0
长度35.2 mm
内存密度16777216 bit
内存集成电路类型SRAM MODULE
内存宽度8
功能数量1
端子数量66
字数2097152 words
字数代码2000000
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-55 °C
组织2MX8
输出特性3-STATE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码PGA
封装等效代码PGA66,11X11
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
电源5 V
认证状态Not Qualified
筛选级别38535Q/M;38534H;883B
座面最大高度5.7 mm
最大待机电流0.028 A
最小待机电流2 V
最大压摆率0.57 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子面层Tin/Lead (Sn/Pb) - hot dipped
端子形式PIN/PEG
端子节距2.54 mm
端子位置PERPENDICULAR
宽度35.2 mm
Base Number Matches1

文档预览

下载PDF文档
REVISIONS
LTR
F
DESCRIPTION
Figure 1; changed case outline M to be available in either a single or
dual cavity package. Added vendor CAGE code 0EU86 for device
types 05 through 10. -sld
Added device types 11 through 16.
Add note to paragraph 1.2.2 and table I, conditions. Add thermal
resistance, junction-to-case (θ
JC
) for all case outlines. Add case
outline 9.
Table I, I
CC
change maximum limits and I
SB
change maximum limits.
Figure 1, case outline M, correct diagram adding "c" dimension, lead
thickness and change dimension A2 maximum from 0.020" to 0.025".
Figure 1, case outline 9, minimum dimension for D2/E2, change
0.990 inches to 0.980 inches and 25.15 mm to 24.89 mm.
Table I; Operating supply current (I
CC
) changed the maximum limit for
device types 9 and 15 at f = 50 MHz from 700 mA to 725 mA and for
device types 10 and 16 at f = 58.8 MHz from 700 mA to 750 mA. -sld
Added device types 17 through 20. -sld
Added case outline A. -sld
Added case outline B. Added note to paragraph 1.2.4. -sld
Table I; Changed the I
OL
from 8 mA to 6 mA for device types 07-10
and 13 -20 for the V
OL
test. Editorial changes throughout. -sld
DATE (YR-MO-DA)
99-04-22
APPROVED
K. A. Cottongim
G
H
99-08-18
00-04-06
Raymond Monnin
Raymond Monnin
J
00-06-19
Raymond Monnin
K
L
01-5-16
01-12-21
Raymond Monnin
Raymond Monnin
M
N
P
R
02-11-18
03-02-24
03-12-19
04-05-03
Raymond Monnin
Raymond Monnin
Raymond Monnin
Raymond Monnin
REV
SHEET
REV
SHEET
REV STATUS
OF SHEETS
PMIC N/A
R
15
R
16
R
17
R
18
REV
SHEET
PREPARED BY
Gary Zahn
CHECKED BY
Michael C. Jones
R
19
R
20
R
21
R
1
R
22
R
2
R
23
R
3
R
24
R
4
R
25
R
5
R
26
R
6
R
27
R
7
R
28
R
8
R
29
R
9
R
30
R
10
R
31
R
11
R
12
R
13
R
14
STANDARD
MICROCIRCUIT
DRAWING
THIS DRAWING IS
AVAILABLE
FOR USE BY ALL
DEPARTMENTS
AND AGENCIES OF THE
DEPARTMENT OF DEFENSE
AMSC N/A
DEFENSE SUPPLY CENTER COLUMBUS
COLUMBUS, OHIO 43216
http://www.dscc.dla.mil
APPROVED BY
Kendall A. Cottongim
MICROCIRCUIT, HYBRID, MEMORY,
DIGITAL, 512K x 32-BIT, STATIC RANDOM
ACCESS MEMORY, CMOS
SIZE
A
SHEET
CAGE CODE
DRAWING APPROVAL DATE
95-11-13
REVISION LEVEL
R
67268
1 OF
31
5962-94611
5962-E251-04
DSCC FORM 2233
APR 97
关于include的路径
#include "\software\ucos-ii\source\ucos_ii.h"如上面这句话,我的.h完整的路径是“D:\Program Files\uc\SOFTWARE\uCOS-II\SOURCE”为什么之有后面的路径就可以了呢?这个不是绝对路径吗。。。 ......
wangxingfei 嵌入式系统
RLC模拟电路设计
小弟是模电小白,求各位大神指导。如下图1所示,是一个RLC充放电电路,开关S2在5A电流下导通,导通时间为5us,其余时间处于关断状态。(a)图1中基于Multisim仿真得到的流经线圈的电流的振荡频 ......
c1036783304 模拟电子
单片机的延时与中断问题及解决方法
volatile用于防止相关变量被优化。 例如对外部寄存器的读写。对有些外部设备的寄存器来说,读写操作可能都会引发一定硬件操作,但是如果不加volatile,编译器会把这些寄存器作为普通变量处理 ......
Jacktang 微控制器 MCU
自由开发者是在家开发好还是找个公共的地方开发好?
最近发现身边的自由开发者越来越多了,大体分两类:一类是自由职业者类型的,自己利用自己的人脉或者在网上接活干,同时自己会利用自己以前的积累自己做一个或者两个核心产品;一类是有一份全职 ......
codingfarmer 聊聊、笑笑、闹闹
Verilog实现全并行比较算法.zip
Verilog实现全并行比较算法.zip ...
zxopenljx FPGA/CPLD
【转】一文看懂芯片的设计和生产流程
本帖最后由 wsmysyn 于 2016-4-16 11:00 编辑 (来自:半导体行业观察)大家都是电子行业的人,对芯片,对各种封装都了解不少,但是你知道一个芯片是怎样设计出来的么?你又知道设计出来的芯 ......
wsmysyn 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1989  884  1842  1535  2460  40  10  23  53  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved