电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CE57M8500DG

产品描述VCXO Oscillators SINGLE VCXO 6 PIN 0.5PS RS JTR (NCNR)
产品类别无源元件   
文件大小327KB,共15页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

550CE57M8500DG在线购买

供应商 器件名称 价格 最低购买 库存  
550CE57M8500DG - - 点击查看 点击购买

550CE57M8500DG概述

VCXO Oscillators SINGLE VCXO 6 PIN 0.5PS RS JTR (NCNR)

550CE57M8500DG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
VCXO Oscillators
RoHSDetails
封装 / 箱体
Package / Case
7 mm x 5 mm
长度
Length
7 mm
宽度
Width
5 mm
产品
Product
VCXO
工厂包装数量
Factory Pack Quantity
1
单位重量
Unit Weight
0.006562 oz

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1.4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
6
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.1 4/13
Copyright © 2013 by Silicon Laboratories
Si550
PCI moden卡开发问题.及自已的总结开发流程
1.在PNP的start_device例程中可以获取硬件的相关资源如:I/0,内存,中断号,硬件的DMA等. 是不是就在这里作所谓的"I/0端口映射,内存映射".如果不是,那在哪里处理. 2.如果1是进行映射 ......
zhoujianfeng 嵌入式系统
【RISC-V MCU CH32V103测评】硬件IIC驱动OLED(终于)
直接重新写了一遍程序,懒得修改了。但是,突然间它就可以了 这就更加疑惑了,我想不明白它凭什么可以了,一样的代码啊 524707IIC初始化部分 void IIC_Init( u32 bound, u16 address ......
hzz592788 国产芯片交流
请教高频问题!
本帖最后由 paulhyde 于 2014-9-15 04:01 编辑 请教各位大神,我在用信号发生器给我做的一个模块做本振时可以正常工作,但用自己做的锁相环输入以后就不行了,锁相环输出的频率稳定度很高。这 ......
雨岸 电子竞赛
出名趁早:董思阳
挺久没来发帖了,今天看了篇文章,感觉挺有感触,发来大家看看: 倚老卖老是人类桥走多了之后的通病。如果可能的话,何不放下戒备,尝试将那些杀伤力强的词汇从董思阳身上抽离,仅仅从品 ......
jiaju3721 聊聊、笑笑、闹闹
Sate210-F 开发板有V1.0版本和V1.1 版本源码编译区分方法
Sate210-F 开发板有V1.0版本和V1.1 版本 V1.0和V1.1 主要是按键中断和电容屏幕中断不同。 V1.0 是2013年年底发的那几个 V1.1是2014年三月份发的那部分,请各位注意区分 不同硬件底板版本需 ......
Wince.Android 嵌入式系统
绩效管理的五大关键因素
  1.高层管理者高度重视   绩效管理的导入是企业的一项大的组织变革,一方面绩效管理的引入涉及利益分配的问题,由于变革的诸多不确定性,大家对未来的预期不明确,绩效管理的推行将会受到 ......
sijialgc 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2222  2042  591  1695  2448  34  52  33  55  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved