电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PL502-35OI

产品描述VCXO, CLOCK, LVPECL OUTPUT
产品类别无源元件    振荡器   
文件大小435KB,共11页
制造商Microchip(微芯科技)
官网地址https://www.microchip.com
下载文档 详细参数 全文预览

PL502-35OI在线购买

供应商 器件名称 价格 最低购买 库存  
PL502-35OI - - 点击查看 点击购买

PL502-35OI概述

VCXO, CLOCK, LVPECL OUTPUT

PL502-35OI规格参数

参数名称属性值
Objectid4000247659
包装说明TSSOP-16
Reach Compliance Codecompliant
其他特性TRI-STATE; ENABLE/DISABLE FUNCTION; COMPLEMENTARY OUTPUT; TUBE
最大控制电压3.3 V
最小控制电压
最长下降时间1.5 ns
频率调整-机械NO
频率偏移/牵引率200 ppm
线性度10%
安装特点SURFACE MOUNT
最大工作频率800 MHz
最小工作频率0.75 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
输出负载50 OHM
物理尺寸5.1mm x 4.5mm x 1.2mm
最长上升时间1.5 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %

文档预览

下载PDF文档
PL502-35/-37/-38/-39
750kHz – 800MHz Low Phase Noise Multiplier VCXO
Universal Low Phase Noise ICs
FEATURES
Selectable 750kHz to 800MHz range
Low phase noise output (@ 10kHz frequency off-
set, -142dBc/Hz for 19.44MHz, -125dBc/Hz for
155.52MHz, -115dBc/Hz for 622.08MHz)
LVCMOS (PL502-37), LVPECL (PL502-35 and
PL502-38) or LVDS (PL502-39) output
12MHz to 25MHz crystal input
No external load capacitor or varicap required.
Output Enable selector
Wide pull range (±200 ppm)
Selectable /16 to x32 frequency divider/multiplier
3.3V operation
Available in 16-Pin TSSOP or 16-pin 3x3mm QFN
GREEN/RoHS compliant packages
PIN CONFIGURATION
(Top View)
VDD
XIN
XOUT
SEL3^
SEL2^
OE
VCON
GND
1
2
1
6
1
5
1
4
1
3
1
2
1
1
1
0
9
SEL0^
SEL1^
GND
CLKC
VDD
CLKT
GND
GND
PL 502-3x
3
4
5
6
7
8
TSSOP-16L
^:
*:
Internal pull-up
On 3x3 package, PL502-35/-38 do not have SEL0 available: Pin 10
is VDD, pin 11 is GND. However, PL502 -37/-39 have SEL0 (pin 10),
and pin11 is VDD. See pin assignment table for details.
SEL0^ / VDD*
10
The PL502-35 (LVPECL with inverted OE), PL502-37
(LVCMOS), PL502-38 (LVPECL), and PL502-39
(LVDS) are high performance and low phase noise
VCXO IC chips. They provide phase noise perfor-
mance as low as –125dBc at 10kHz offset (at
155MHz), by multiplying the input crystal frequency up
to 32x. The wide pull range (±200 ppm) and very low
jitter make them ideal for a wide range of applications,
including SONET/SDH and FEC. They accept funda-
mental parallel resonant mode crystals from 12MHz to
25MHz.
VDD / GND*
DESCRIPTION
XIN
XOUT
SEL3^
SEL2^
OE
12
13
14
15
16
11
9
8
7
6
5
SEL1^
GND
CLKC
VDD
CLKT
PL502-3x
1
2
3
4
VCON
GND
GND
QFN-16L
BLOCK DIAGRAM
SEL[3:0]
OE
VCON
XIN
XOUT
Oscillator
Amplifier
w/
integrated
varicaps
PLL
(Phase
Locked
Loop)
OUTPUT ENABLE LOGICAL LEVELS
Part #
PL502-38
CLKC
CLKT
OE
0 (Default)
1
0
1 (Default)
GND
State
Output enabled
Tri-state
Tri-state
Output enabled
PL502-35
PL502-37
PL502-39
OE input: Logical states defined by LVPECL levels for PL502-38
Logical states defined by LVCMOS levels for PL502-37/-39
PLL by-pass
PL502-3x
Micrel Inc. • 2180 Fortune Drive • San Jose, CA 95131 • USA • tel +1(408) 944 -0800 • fax +1(408) 474-1000 • www.micrel.com Rev 4/15/13 Page 1
秀秀-数据测试结果
秀秀-数据测试结果...
paulhyde 电子竞赛
陶瓷电容的学问
随着工艺进步,同样封装的电容耐压和容值越来越大,陶瓷电容的使用范围越来越广。但是,你如果把陶瓷电容当做一个理想电容符号来使用的时候,可能会有意想不到的问题。下面我们进入陶瓷电 ......
qwqwqw2088 模拟与混合信号
还是关于UCOS_II的问题
/* ********************************************************************************************************* * uC/OS-II * ......
lxgree2013 实时操作系统RTOS
Protel使用中的问题
Protel使用中的问题 作者:未知 文章来源:未知 点击数:340 更新时间:2004-12-10 PCB新手值得一看!一、如何将一个原理图中的一部分加到另一张原理图上?答:利用块拷贝。首先将要拷贝 ......
fighting 模拟电子
菜鸟真心求助~时钟问题
我是个刚接触dsp的菜鸟,求教大虾:怎么用5410硬件产生一个1秒的延时。求详细寄存器配置。谢谢!...
extrasuperman DSP 与 ARM 处理器
晶振不起振的常见原因及解决方案
遇到单片机晶振不起振是常见现象,那么引起晶振不起振的原因有哪些呢? 下面我给大家简单概括一下: (1) PCB板布线错误; (2) 单片机质量有问题; (3) 晶振质量有问题; (4) 负载电容 ......
子乐 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1169  1187  2867  87  1565  11  28  54  4  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved