电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVTH374SJ_Q

产品描述Flip Flops Oct D-Type Flip-Flop
产品类别半导体    逻辑   
文件大小305KB,共10页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
下载文档 详细参数 全文预览

74LVTH374SJ_Q在线购买

供应商 器件名称 价格 最低购买 库存  
74LVTH374SJ_Q - - 点击查看 点击购买

74LVTH374SJ_Q概述

Flip Flops Oct D-Type Flip-Flop

74LVTH374SJ_Q规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Fairchild
产品种类
Product Category
Flip Flops
RoHSN
Number of Circuits8
Logic Family74L
Logic TypeD-Type Flip-Flop
PolarityNon-Inverting
Input TypeSingle-Ended
输出类型
Output Type
Single-Ended
传播延迟时间
Propagation Delay Time
5.2 ns
High Level Output Current- 32 mA
Low Level Output Current64 mA
电源电压-最大
Supply Voltage - Max
3.6 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
SOP-20
系列
Packaging
Tube
FunctionD-Type Bus Interface
高度
Height
1.8 mm
长度
Length
12.6 mm
宽度
Width
5.3 mm
Number of Channels8
Number of Input Lines8
Number of Output Lines3
工作电源电压
Operating Supply Voltage
2.7 V to 3.6 V
电源电压-最小
Supply Voltage - Min
2.7 V
单位重量
Unit Weight
0.009408 oz

文档预览

下载PDF文档
74LVT374, 74LVTH374 — Low Voltage Octal D-Type Flip-Flop with 3-STATE Outputs
January 2008
74LVT374, 74LVTH374
Low Voltage Octal D-Type Flip-Flop with 3-STATE Outputs
Features
Input and output interface capability to systems at
General Description
The LVT374 and LVTH374 are high-speed, low-power
octal D-type flip-flops featuring separate D-type inputs
for each flip-flop and 3-STATE outputs for bus-oriented
applications. A buffered Clock (CP) and Output Enable
(OE) are common to all flip-flops.
The LVTH374 data inputs include bushold, eliminating
the need for external pull-up resistors to hold unused
inputs.
These octal flip-flops are designed for low-voltage (3.3V)
V
CC
applications, but with the capability to provide a TTL
interface to a 5V environment. The LVT374 and
LVTH374 are fabricated with an advanced BiCMOS
technology to achieve high speed operation similar to 5V
ABT while maintaining low power dissipation.
5V V
CC
Bus-Hold data inputs eliminate the need for external
pull-up resistors to hold unused inputs (74LVTH374),
also available without bushold feature (74LVT374)
Live insertion/extraction permitted
Power Up/Down high impedance provides glitch-free
bus loading
Outputs source/sink –32mA/+64mA
Functionally compatible with the 74 series 374
Latch-up performance exceeds 500mA
ESD performance:
– Human-body model
>
2000V
– Machine model
>
200V
– Charged-device model
>
1000V
Ordering Information
Order Number
74LVT374WM
74LVT374SJ
74LVT374MTC
74LVTH374WM
74LVTH374SJ
74LVTH374MTC
Package
Number
M20B
M20D
MTC20
M20B
M20D
MTC20
Package Description
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm
Wide
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm
Wide
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering number.
All packages are lead free per JEDEC: J-STD-020B standard.
©1999 Fairchild Semiconductor Corporation
74LVT374, 74LVTH374 Rev. 1.5.0
www.fairchildsemi.com
EEWORLD大学堂----time-of-flight TI 3D传感器
time-of-flight TI 3D传感器:https://training.eeworld.com.cn/course/3972...
hi5 模拟电子
MSP430的ADC12问题
请用自己的话替我解答下,谢谢。1、如何理解采样、保持、转化?(1)由于ADC12是12位的,是不是采样的时候采样点数为4096个;(2)保持是不是将采集到的4096个点的数放在缓冲器中保存;(3)转 ......
ajungle 微控制器 MCU
SD卡升级引发的问题
我的机子用SD卡升级,发现有一定概率出现这样的问题: 升级完成后,重启系统会停死在OEMLaunch的时候 请问有经验的朋友们,这大概会是什么样的问题,这个机率在百分之几。 串 ......
沧海蝴蝶 嵌入式系统
关于双电源供电情况讨论
最近在学习DSP,用的是2812,在学习的过程中,对于它的双电源供电作了比较特殊的要求,上电,先内核后I/O,掉电先I/O后内核。因此就有疑问,是不是对于所有的MCU的双电源供电都需要做这样的操作 ......
koday22 DSP 与 ARM 处理器
单片机程序有时会死机和看门狗设置有关吗?
程序 ;PCON EQU 087H;电源控制寄存器 ;mov auxr,#1;禁止ALE脚的脉冲输出 注意前面有分号 是不是注释的意思?还是命令? 另外程序死机是不是和看门狗的设置有关系?...
一无所知 嵌入式系统
用FPGA实现CIMT编码
最近在做一个课题,是用FPGA实现光纤的视频传输。 由于光纤中不能传输普通的二进制码,因而要将这二进制码转换为“光纤线路码”。 而我用到的是“CIMT”码。也就是条件翻转主跳变码。我查了下 ......
ckwangwei FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2265  85  1806  41  832  18  1  20  3  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved