电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70261L15PF

产品描述SRAM 256K(16K X 16) W/INT PORT
产品类别存储   
文件大小697KB,共21页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

70261L15PF在线购买

供应商 器件名称 价格 最低购买 库存  
70261L15PF - - 点击查看 点击购买

70261L15PF概述

SRAM 256K(16K X 16) W/INT PORT

70261L15PF规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT(艾迪悌)
产品种类
Product Category
SRAM
RoHSN
Memory Size256 kbit
Organization16 k x 16
Access Time15 ns
接口类型
Interface Type
Parallel
电源电压-最大
Supply Voltage - Max
5.5 V
电源电压-最小
Supply Voltage - Min
4.5 V
最小工作温度
Minimum Operating Temperature
0 C
最大工作温度
Maximum Operating Temperature
+ 70 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TQFP-100
系列
Packaging
Tray
高度
Height
1.4 mm
长度
Length
14 mm
Memory TypeSDR
类型
Type
Asynchronous
宽度
Width
14 mm
Moisture SensitiveYes
工厂包装数量
Factory Pack Quantity
45
单位重量
Unit Weight
0.023175 oz

文档预览

下载PDF文档
HIGH-SPEED
IDT70261S/L
16K x 16 DUAL-PORT
STATIC RAM WITH INTERRUPT
Features
True Dual-Ported memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 15/20/25/35/55ns (max.)
– Industrial 20/25ns (max.)
Low-power operation
– IDT70261S
Active: 750mW (typ.)
Standby: 5mW (typ.)
– IDT70261L
Active: 750mW (typ.)
Standby: 1mW (typ.)
Separate upper-byte and lower-byte control for multiplexed
bus compatibility
IDT70261 easily expands data bus width to 32 bits or more
using the Master/Slave select when cascading more than
one device
M/S = H for
BUSY
output flag on Master,
M/S = L for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
TTL-compatible, single 5V (±10%) power supply
Available in 100-pin Thin Quad Flatpack
Industrial temperature range (-40
O
C to +85
O
C) is available
for selected speeds
Green parts available. See ordering information
Functional Block Diagram
R/
W
L
UB
L
R/
W
R
UB
R
LB
L
CE
L
OE
L
LB
R
CE
R
OE
R
I/O
8L
-I/O
15L
I/O
0L
-I/O
7L
BUSY
L
(1,2)
I/O
Control
I/O
Control
I/O
8R
-I/O
15R
I/O
0R
-I/O
7R
BUSY
R
(1,2)
A
13L
A
0L
Address
Decoder
14
MEMORY
ARRAY
14
Address
Decoder
A
13R
A
0R
CE
L
OE
L
R/W
L
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
and
INT
outputs are non-tri-stated push-pull.
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
R
INT
R(2)
3039 drw 01
M/S
JUNE 2015
1
©2015 Integrated Device Technology, Inc.
DSC 3039/11
VS 2005编译 tcpmp 0.72中的common出现module machine type 'THUMB' conflicts with target
我设置自己的SDK就出现这个错误: module machine type 'THUMB' conflicts with target machine type 'ARM' 使用PPC 2003的就可以,这个是怎么回事? ...
wj54321 嵌入式系统
大型设计中FPGA的多时钟设计策略
利用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计过程 ......
呱呱 FPGA/CPLD
求助:JTAG调试没问题,下载到目标板却不能正确运行
用F149做了数据采集程序,用JTAG download到目标板上,调试运行正确。退出调试后,拔掉JTAG连线,让目标板自带电源运行(3.3V),好像程序运行不了,反正结果不正确。请个位大虾指点!...
flywing 微控制器 MCU
电源芯片换型
电路板电源芯片换型应该考虑的问题?...
zhonghuadianzie PCB设计
帮忙解释两句程序,关于IO口的
帮忙解释两句程序,关于IO口的。作为小白,用stm32的时候一直用的是库函数,所以遇到这两句就蒙圈了,快来一波大神砸死我吧~ 1. GPIOG->MODER&=~(3...
shijizai stm32/stm8
u盘扩容检测工具
u盘扩容检测工具...
785180572 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1893  2356  352  2914  2148  40  23  49  13  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved