电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX08-2VQG100

产品描述FPGA - Field Programmable Gate Array SX
产品类别可编程逻辑器件    可编程逻辑   
文件大小459KB,共65页
制造商Microsemi
官网地址https://www.microsemi.com
标准
下载文档 详细参数 全文预览

A54SX08-2VQG100在线购买

供应商 器件名称 价格 最低购买 库存  
A54SX08-2VQG100 - - 点击查看 点击购买

A54SX08-2VQG100概述

FPGA - Field Programmable Gate Array SX

A54SX08-2VQG100规格参数

参数名称属性值
是否Rohs认证符合
包装说明TFQFP,
Reach Compliance Codecompliant
其他特性CAN ALSO BE OPERATED AT 5V; 12000 SYSTEM GATES ALSO AVAILABLE
最大时钟频率320 MHz
CLB-Max的组合延迟0.7 ns
JESD-30 代码S-PQFP-G100
JESD-609代码e3
长度14 mm
湿度敏感等级3
可配置逻辑块数量768
等效关口数量8000
端子数量100
最高工作温度70 °C
最低工作温度
组织768 CLBS, 8000 GATES
封装主体材料PLASTIC/EPOXY
封装代码TFQFP
封装形状SQUARE
封装形式FLATPACK, THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度)260
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
v3.2
SX Family FPGAs
u e
Leading Edge Performance
320 MHz Internal Performance
3.7 ns Clock-to-Out (Pin-to-Pin)
0.1 ns Input Setup
0.25 ns Clock Skew
Features
66 MHz PCI
CPLD and FPGA Integration
Single-Chip Solution
100% Resource Utilization with 100% Pin Locking
3.3 V and 5.0 V Operation with 5.0 V Input Tolerance
Very Low Power Consumption
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Debug Capability
with Silicon Explorer II
Boundary Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Secure Programming Technology Prevents Reverse
Engineering and Design Theft
Specifications
12,000 to 48,000 System Gates
Up to 249 User-Programmable I/O Pins
Up to 1,080 Flip-Flops
0.35 µ CMOS
SX Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Setup (external)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
A54SX08
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1,800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2006
© 2006 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
【米尔MYC-JX8MPQ评测】+人脸识别打开系统基于QT+OpenCV
上篇介绍了QT之后,我们又开始对其进行其他测试,如我们的开发板也支持外接摄像头,此次测试下一个开源项目,基于QT+OpenCV的人脸识别打卡项目。本次体验使用的是开源的代码,此代码本来跑在WIN ......
流行科技 测评中心专版
eboot~~~
在eboot里修改了BootloaderMain ();这个函数,然后重新编译Public的内容以及工程后,在串口输出的信息始终不变。 请问要怎么修改才会变?...
zdy2005 嵌入式系统
程序控制电压源及其电磁兼容性设计
摘要:介绍了几种典型的程序控制电压源及其电磁兼容性设计。在一些电子仪器设备中,经常需要性能优良的可调整的电压源或电流源,以往大多采用运算放大器来完成。现在,随着集成A/D,D/A转换器精 ......
zbz0529 工业自动化与控制
USB控制器芯片按功能分类的特性比较
引 言 通用串行总线USB是以主机为中心的分层星型总线拓扑结构实现与外设的连接,软件比较复杂,对功率要求也比较高,所以在推出后的一段时期内,USB在基于PC的系统中得到了广泛应 ......
songbo 单片机
MSP430F5438学习笔记 UART ACLK 9600-8-N-1
1.初始化UART0之前需要先初始化ACLK、SMCLK和MCLK。示例代码中使用XT1,ACLK为32768,SMCLK和MCLK约为8MHZ。 2.UART的时钟可以参考ACLK或者SMCLK,本例参考ACLK。由于参考ACLK时钟,所以串口速 ......
fish001 微控制器 MCU
诚心请教open at 开发问题,请各位大侠进来看看。
小女子刚接触无线通信,用Q24PL模块,做一些应用程序,手里有一本书,。在open at 的开发环境下编程,以前只会纯粹的C,现在想用VC编,生成目标文件下载到模块里实现,打电话、发短信、GPR ......
baandmaandme 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 763  228  537  1126  1562  44  28  35  2  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved