电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V256SA12PZG8

产品描述SRAM 32Kx8 ASYNCHRONOUS 3.3V STATIC RAM
产品类别存储   
文件大小587KB,共9页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

71V256SA12PZG8在线购买

供应商 器件名称 价格 最低购买 库存  
71V256SA12PZG8 - - 点击查看 点击购买

71V256SA12PZG8概述

SRAM 32Kx8 ASYNCHRONOUS 3.3V STATIC RAM

71V256SA12PZG8规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT(艾迪悌)
产品种类
Product Category
SRAM
RoHSDetails
Memory Size256 kbit
Organization32 k x 8
Access Time12 ns
接口类型
Interface Type
Parallel
电源电压-最大
Supply Voltage - Max
3.6 V
电源电压-最小
Supply Voltage - Min
3 V
Supply Current - Max90 mA
最小工作温度
Minimum Operating Temperature
0 C
最大工作温度
Maximum Operating Temperature
+ 70 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TSOP-28
系列
Packaging
Reel
高度
Height
1 mm
长度
Length
8 mm
Memory TypeSDR
工作温度范围
Operating Temperature Range
0 C to + 70 C
类型
Type
Asynchronous
宽度
Width
11.8 mm
Moisture SensitiveYes
工厂包装数量
Factory Pack Quantity
2000

文档预览

下载PDF文档
Lower Power
3.3V CMOS Fast SRAM
256K (32K x 8-Bit)
Features
Description
IDT71V256SA
Ideal for high-performance processor secondary cache
Commercial (0°C to +70°C) and Industrial (–40°C to +85°C)
temperature range options
Fast access times:
– Commercial and Industrial: 12/15/20ns
Low standby current (maximum):
– 2mA full standby
Small packages for space-efficient layouts:
– 28-pin 300 mil SOJ
– 28-pin TSOP Type I
Produced with advanced high-performance CMOS
technology
Inputs and outputs are LVTTL-compatible
Single 3.3V(±0.3V) power supply
Green parts available, see ordering information
The IDT71V256SA is a 262,144-bit high-speed static RAM orga-
nized as 32K x 8. It is fabricated using a high-performance, high-reliability
CMOS technology.
The IDT71V256SA has outstanding low power characteristics while
at the same time maintaining very high performance. Address access
times of as fast as 12ns are ideal for 3.3V secondary cache in 3.3V
desktop designs.
When power management logic puts the IDT71V256SA in standby
mode, its very low power characteristics contribute to extended battery life.
By taking
CS
HIGH, the SRAM will automatically go to a low power standby
mode and will remain in standby as long as
CS
remains HIGH. Further-
more, under full standby mode (CS at CMOS level, f=0), power consump-
tion is guaranteed to always be less than 6.6mW and typically will be much
smaller.
The IDT71V256SA is packaged in a 28-pin 300 mil SOJ and a 28-pin
300 mil TSOP Type I.
Functional Block Diagram
A
0
ADDRESS
DECODER
A
14
262,144 BIT
MEMORY ARRAY
V
CC
GND
I/O
0
INPUT
DATA
CIRCUIT
I/O
7
I/O CONTROL
CS
OE
WE
,
CONTROL
CIRCUIT
3101 drw 01
AUGUST 2015
1
©2015 Integrated Device Technology, Inc.
DSC-3101/11
工艺审查难度越来越大,如何才能快刀斩乱麻?
现场工艺是PCBA工厂产品制造环节的中坚力量,现场工艺人员要提前识别产品制造难点,对各种潜在设计缺陷做好预防管控,确保产品以最经济的方式生产是现场工艺的核心工作。随着电子产品越来越轻薄 ......
vayo123 PCB设计
ARM里面没有EEPROM,掉电以后怕丢失的数据存在哪里?
他为什么没像单片机一样集成EEPROM?...
allensun006 stm32/stm8
请教,同相放大电路中的这个电阻和电容的作用?
C_1和R_3是用来滤波的吗?取值怎么计算? 415687 ...
littleshrimp 模拟电子
IAP 后程序启动的疑惑
M0开发板IAP疑问,,,,,, if (*GpulFlagPoint == HIGH) { userProgram = (void (*)()) (HIGH+1); } else { if (*GpulFlagPoint == LOW) { userProgram = (void (*)()) (LOW + 1); ......
eeleader 单片机
大家来找茬之任性的DDR2设计(上)
作者:周伟 一博科技高速先生团队队员 前面有讲到设计人员因为没有留意到DDR3主控没有读写平衡功能,就按照常规的布线要求来走线,导致数据和时钟信号长度差异较大,最终使得DDR3系统运行 ......
yvonneGan PCB设计
用verilog语言在modelsim软件中设计一个正弦波发生器!菜鸟在线急用
用verilog语言在modelsim软件中设计一个正弦波发生器! ...
森林木木 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1670  174  1747  1772  95  53  14  55  52  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved