电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LC4512C-5FTN256I

产品描述CPLD - Complex Programmable Logic Devices ispJTAG 1.8V 5nsIND 512MC 208 I/O
产品类别可编程逻辑器件    可编程逻辑   
文件大小7MB,共100页
制造商Lattice(莱迪斯)
官网地址http://www.latticesemi.com
标准
下载文档 详细参数 全文预览

LC4512C-5FTN256I在线购买

供应商 器件名称 价格 最低购买 库存  
LC4512C-5FTN256I - - 点击查看 点击购买

LC4512C-5FTN256I概述

CPLD - Complex Programmable Logic Devices ispJTAG 1.8V 5nsIND 512MC 208 I/O

LC4512C-5FTN256I规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码BGA
包装说明BGA, BGA256,16X16,40
针数256
Reach Compliance Codenot_compliant
ECCN代码EAR99
其他特性YES
最大时钟频率156 MHz
系统内可编程YES
JESD-30 代码S-PBGA-B256
JESD-609代码e1
JTAG BSTYES
湿度敏感等级3
专用输入次数4
I/O 线路数量208
宏单元数512
端子数量256
组织4 DEDICATED INPUTS, 208 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA256,16X16,40
封装形状SQUARE
封装形式GRID ARRAY
峰值回流温度(摄氏度)260
电源1.8 V
可编程逻辑类型EE PLD
传播延迟5 ns
认证状态Not Qualified
最大供电电压1.95 V
最小供电电压1.65 V
标称供电电压1.8 V
表面贴装YES
技术CMOS
端子面层Tin/Silver/Copper (Sn95.5Ag4.0Cu0.5)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间40
Base Number Matches1

文档预览

下载PDF文档
ispMACH 4000V/B/C/Z Family
®
3.3 V/2.5 V/1.8 V In-System Programmable
SuperFAST
TM
High Density PLDs
April 2016
Data Sheet DS1020
Features
High Performance
f
MAX
= 400 MHz maximum operating frequency
t
PD
= 2.5 ns propagation delay
Up to four global clock pins with programmable
clock polarity control
• Up to 80 PTs per output
Broad Device Offering
• Multiple temperature range support
– Commercial: 0 to 90 °C junction (T
j
)
– Industrial: –40 to 105 °C junction (T
j
)
– Extended: –40 to 130 °C junction (T
j
)
• For AEC-Q100 compliant devices, refer to
LA-ispMACH 4000V/Z Automotive Data Sheet
Ease of Design
• Enhanced macrocells with individual clock,
reset, preset and clock enable controls
• Up to four global OE controls
• Individual local OE control per I/O pin
• Excellent First-Time-Fit
TM
and refit
• Fast path, SpeedLocking
TM
Path, and wide-PT
path
• Wide input gating (36 input logic blocks) for fast
counters, state machines and address decoders
Easy System Integration
• Superior solution for power sensitive consumer
applications
• Operation with 3.3 V, 2.5 V or 1.8 V LVCMOS I/O
• Operation with 3.3 V (4000V), 2.5 V (4000B) or
1.8 V (4000C/Z) supplies
• 5 V tolerant I/O for LVCMOS 3.3, LVTTL, and
PCI interfaces
• Hot-socketing
• Open-drain capability
• Input pull-up, pull-down or bus-keeper
• Programmable output slew rate
• 3.3 V PCI compatible
• IEEE 1149.1 boundary scan testable
• 3.3 V/2.5 V/1.8 V In-System Programmable
(ISP™) using IEEE 1532 compliant interface
• I/O pins with fast setup path
• Lead-free package options
Zero Power (ispMACH 4000Z) and Low
Power (ispMACH 4000V/B/C)
Typical static current 10 µA (4032Z)
Typical static current 1.3 mA (4000C)
1.8 V core low dynamic power
ispMACH 4000Z operational down to 1.6 V V
CC
Table 1. ispMACH 4000V/B/C Family Selection Guide
ispMACH
4032V/B/C
Macrocells
I/O + Dedicated Inputs
t
PD
(ns)
t
S
(ns)
t
CO
(ns)
f
MAX
(MHz)
Supply Voltages (V)
Pins/Package
32
30+2/32+4
2.5
1.8
2.2
400
3.3/2.5/1.8V
44
48 TQFP
TQFP
4
4
ispMACH
4064V/B/C
64
30+2/32+4/
64+10
2.5
1.8
2.2
400
3.3/2.5/1.8V
44
48 TQFP
100 TQFP
TQFP
4
4
ispMACH
4128V/B/C
128
64+10/92+4/
96+4
2.7
1.8
2.7
333
3.3/2.5/1.8V
ispMACH
4256V/B/C
256
64+10/96+14/
128+4/160+4
3.0
2.0
2.7
322
3.3/2.5/1.8V
ispMACH
4384V/B/C
384
128+4/192+4
3.5
2.0
2.7
322
3.3/2.5/1.8V
ispMACH
4512V/B/C
512
128+4/208+4
3.5
2.0
2.7
322
3.3/2.5/1.8V
100 TQFP
128 TQFP
144 TQFP
1
100 TQFP
144 TQFP
1
176 TQFP
256 ftBGA
2
/
fpBGA
2, 3
176 TQFP
256 ftBGA/
fpBGA
3
176 TQFP
256 ftBGA/
fpBGA
3
1.
2.
3.
4.
3.3 V (4000V) only.
128-I/O and 160-I/O configurations.
Use 256 ftBGA package for all new designs. Refer to PCN#14A-07 for 256 fpBGA package discontinuance.
1.0 mm thickness.
© 2016 Lattice Semiconductor Corp. All Lattice trademarks, registered trademarks, patents, and disclaimers are as listed at www.latticesemi.com/legal. All other brand
or product names are trademarks or registered trademarks of their respective holders. The specifications and information herein are subject to change without notice.
www.latticesemi.com
1
DS1020_23.5
TI Sitara入门资料分享5-AM335xuboot spl分析
AM335xuboot spl分析 芯片到uboot启动流程 ROM→ SPL→ uboot.img简介 在335x 中ROM code是第一级的bootlader。mpu上电后将会自动执行这里的代码,完成部分初始化和引导第二级的bootlad ......
shower.xu DSP 与 ARM 处理器
EEWORLD大学堂----电机与拖动基础(石油大学)
电机与拖动基础(石油大学):https://training.eeworld.com.cn/course/26637石油大学电机与拖动基础视频教程...
木犯001号 工业自动化与控制
CE下的全屏OPENGL程序怎么响应鼠标/触摸笔的输入?在WINDOWS下是可以通过注册回调函数的(辅助库函数)。
CE下的全屏OPENGL程序怎么响应鼠标/触摸笔的输入?在WINDOWS下是可以通过注册回调函数的(辅助库函数)。...
jackping025 嵌入式系统
【问TI】请问TI有没有价位在30左右可用于电机控制的dsp
请TI推荐款价位在30元左右可用于电机控制的dsp...
安_然 DSP 与 ARM 处理器
关于BBB求助。很着急。
RRT、 激动了。昨天一不小心用XFTP把BBB的所有程序都干掉了。请问如何重装系统。。 本人是菜鸟。希望大神指条明路。 如果恢复不了。老总让我滚蛋。:Sad: ...
sad11223 DSP 与 ARM 处理器
限时换购:泰克混合域示波器MDO4000C!
262556 这样的情况是不是似曾相识: 1、 手头的示波器越来越无法满足需求? 但因为能用还在凑合用着。 2、 对着层出不穷的高性能示波器望眼欲穿? 但一看价格立刻打消 ......
EEWORLD社区 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1325  1101  2777  1979  519  10  13  24  26  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved