电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC374APW-AUJ

产品描述Flip Flops Octal D-type 5V inputs/outputs
产品类别半导体    逻辑   
文件大小869KB,共19页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 全文预览

74LVC374APW-AUJ在线购买

供应商 器件名称 价格 最低购买 库存  
74LVC374APW-AUJ - - 点击查看 点击购买

74LVC374APW-AUJ概述

Flip Flops Octal D-type 5V inputs/outputs

74LVC374APW-AUJ规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
NXP(恩智浦)
产品种类
Product Category
Flip Flops
RoHSDetails
Number of Circuits8
Logic Family74LVC
Logic TypeD-Type Flip-Flop
Input TypeTTL
输出类型
Output Type
3-State
传播延迟时间
Propagation Delay Time
16 ns
电源电压-最大
Supply Voltage - Max
3.6 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 125 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TSSOP-20
系列
Packaging
Cut Tape
系列
Packaging
MouseReel
系列
Packaging
Reel
Number of Input Lines8
Number of Output Lines8
工厂包装数量
Factory Pack Quantity
2500
电源电压-最小
Supply Voltage - Min
1.65 V
单位重量
Unit Weight
0.006737 oz

文档预览

下载PDF文档
74LVC374A
Octal D-type flip-flop; 5 V tolerant inputs/outputs;
positive-edge trigger; 3-state
Rev. 3 — 6 December 2012
Product data sheet
1. General description
The 74LVC374A is an octal D-type flip-flop featuring separate D-type inputs for each
flip-flop and 3-state outputs for bus-oriented applications. A clock input (CP) and an
outputs enable input (OE) are common to all flip-flops.
The eight flip-flops will store the state of their individual D-inputs that meet the set-up and
hold times requirements on the LOW-to-HIGH CP transition.
When pin OE is LOW, the contents of the eight flip-flops is available at the outputs. When
pin OE is HIGH, the outputs go to the high-impedance OFF-state. Operation of the OE
input does not affect the state of the flip-flops.
Inputs can be driven from either 3.3 V or 5 V devices. When disabled, up to 5.5 V can be
applied to the outputs. These features allow the use of these devices as translators in
mixed 3.3 V and 5 V applications.
The 74LVC374A is functionally identical to the 74LVC574A, but has a different pin
arrangement.
2. Features and benefits
5 V tolerant inputs/outputs; for interfacing with 5 V logic
Wide supply voltage range from 1.2 V to 3.6 V
CMOS low power consumption
Direct interface with TTL levels
High-impedance when V
CC
= 0 V
8-bit positive edge-triggered register
Independent register and 3-state buffer operation
Complies with JEDEC standard:
JESD8-7A (1.65 V to 1.95 V)
JESD8-5A (2.3 V to 2.7 V)
JESD8-C/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-B exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Specified from
40 C
to +85
C
and
40 C
to +125
C
ESP32被设置成AP, 客户端断开WIFI后 再重新连接WIFI,客户socket无法连接
测试ESP32 micropython 网络应用时 发现个问题: ESP32 被设置成AP,且ESP32作为服务器端,手机正常连接到ESP32,手机做客户端,手机发送数据 接收数据 都正常,手机端断开socket连接后,重新再 ......
yanruiqi5678 MicroPython开源版块
音响放大器电流声的成因
有很多音响工程的亲们经常受到放大器的「电流声」困扰,大部份人都认为电流声是因为接地不良所致,于是便努力把放大器的外壳接地,甚至把整个放大器用金属罩子屏蔽,但电流声依旧,苦无对策…… ......
fish001 模拟与混合信号
延时程序
网上找的,讲的很详细,很适合我这种菜鸟,这对各位来说都是火星小菜了吧.......呵呵,希望大家的技术越来越高! 汇编延时程序算法详解   摘要 计算机反复执行一段程序以达到延时的目的称为软 ......
zxpla 单片机
基于DSP技术的QAM调制器设计方案
《基于DSP技术的QAM调制器设计方案》,请随便看看 本帖最后由 stylet 于 2009-8-14 13:53 编辑 ]...
stylet DSP 与 ARM 处理器
【请教TI专家】USB OTG ID线的应用
问题1:9b96和LM4F芯片都带有USB OTG功能,但是采用的都是Micro USB口,据我所知Mini USB和Micro USB都支持OTG,为什么大部分板子现在都是采用Mirco USB口呢。 好像Mirco USB是欧洲的接口标准, ......
05210324kw 微控制器 MCU
电流型三相五电平变流器拓扑的控制策略研究
电流型三相五电平变流器拓扑的控制策略研究.wps...
fighting 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 100  351  2799  2427  1764  28  52  47  34  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved