电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510NCA122M880AAG

产品描述Standard Clock Oscillators SINGLE XO 0.7 ps RMS JTR
产品类别无源元件   
文件大小651KB,共31页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

510NCA122M880AAG在线购买

供应商 器件名称 价格 最低购买 库存  
510NCA122M880AAG - - 点击查看 点击购买

510NCA122M880AAG概述

Standard Clock Oscillators SINGLE XO 0.7 ps RMS JTR

510NCA122M880AAG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
RoHSDetails
产品
Product
Standard Clock Oscillators
频率
Frequency
122.88 MHz
频率稳定性
Frequency Stability
30 PPM
工作电源电压
Operating Supply Voltage
3.3 V
Output FormatCMOS
端接类型
Termination Style
SMD/SMT
封装 / 箱体
Package / Case
7 mm x 5 mm
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
长度
Length
7 mm
宽度
Width
5 mm
高度
Height
1.4 mm
电流额定值
Current Rating
26 mA
类型
Type
Crystal Oscillator
占空比 - 最大
Duty Cycle - Max
52 %
工厂包装数量
Factory Pack Quantity
1

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Si510/511
Rev. 1.3 12/17
Copyright © 2017 by Silicon Laboratories
请教“版主老大”定时器定时不准确的问题,谢谢
void TIM2_INIT() { RCC->APB1ENR |= (1<<0); //TIM2EN 定时器2时钟使能 TIM2->PSC |= 63999; TIM2->ARR |=1000; //1S产生一次中断 TIM2->DI ......
naebemn stm32/stm8
【新技术介绍】基于模型的自动代码生成
其实,现在无论TI也好、Xilinx、Altera、微星,ADI、飞思卡尔等世界级大公司都将自己生产的设备用inlined wraper s-function或代码继承工具写成了一个个的simulink模块,还有一些经过实践验证的 ......
eeleader FPGA/CPLD
PLC外部完成定时器设定修改的方法
外部完成定时器设定修改的方法 PLC控制系统在使用过程中,经常要修改一些参数,最常见的就是修改定时器的设定值。为了操作员方便修改定时器的设定值,可用下列方法来实现: 1、 使用人机界面 PL ......
eeleader 工业自动化与控制
Lauchpad驱动无法安装 新手求助
如图所示,驱动一直没办法安装 有人碰到过类似的问题吗? ...
两个人的烟火 微控制器 MCU
卡在一处,看了google之前关于flash的文章,提个问
flash盘符空间如何得出来?为什么我两块硬件条件一样的板烧了系统之后显示的flash盘符空间不一样,一个是3m多,另外一个300多k,flash是用intel的norflash,两片16m的,注册表中配置: "Me ......
keane 嵌入式系统
Altera 的FPGA 资源不够用的情况
做一个项目,发觉要用到三四个FIR滤波器,但是用三四个FIR后发觉板的LE资源不够用,自己琢磨下更改资源使用方法,资源还是不够用。想问下高手们有没有什么办法不更换FPGA,是资源够用,或者有没 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1360  2099  1968  2289  1012  39  48  46  56  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved