电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N4DV85EC-0172CDI

产品描述Programmable Oscillators PROGRAMMABLE FEMTOCLOCK
产品类别无源元件   
文件大小344KB,共18页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

8N4DV85EC-0172CDI在线购买

供应商 器件名称 价格 最低购买 库存  
8N4DV85EC-0172CDI - - 点击查看 点击购买

8N4DV85EC-0172CDI概述

Programmable Oscillators PROGRAMMABLE FEMTOCLOCK

8N4DV85EC-0172CDI规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT(艾迪悌)
产品种类
Product Category
Programmable Oscillators
产品
Product
VCXO
系列
Packaging
Tube
工厂包装数量
Factory Pack Quantity
364

文档预览

下载PDF文档
LVDS Dual-Frequency Programmable VCXO
IDT8N4DV85
DATASHEET
General Description
The IDT8N4DV85 is a LVDS Dual-Frequency Programmable VCXO
with very flexible frequency and pull-range programming capabilities.
The device uses IDT’s fourth generation FemtoClock® NG
technology for an optimum of high clock frequency and low phase
noise performance. The device accepts 2.5V or 3.3V supply and is
packaged in a small, lead-free (RoHS 6) 6-lead ceramic 5mm x 7mm
x 1.55mm package.
The device can be factory-programmed to any two frequencies in the
range of 15.476MHz to 866.67MHz and from 975MHz to 1300 MHz
to the very high degree of frequency precision of 218Hz or better.
The output frequency is selected by the FSEL pin. The extended
temperature range supports wireless infrastructure,
telecommunication and networking end equipment requirements.
Features
Fourth generation FemtoClock® NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1300MHz
Two factory-programmed output frequencies
Frequency programming resolution is 218Hz and better
Absolute pull range (APR) programmable from ±4.5 to ±754.5ppm
One 2.5V or 3.3V LVDS clock output
Output enable control input, LVCMOS/LVTTL compatible
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.47ps (typical)
2.5V or 3.3V supply voltage
-40°C to 85°C ambient operating temperature
Lead-free (RoHS 6) 6-lead ceramic 5mm x 7mm x 1.55mm
package
Block Diagram
OSC
114.285 MHz
2
Pin Assignment
÷P
PFD
&
LPF
FemtoClock® NG
VCO
1950-2600MHz
÷N
Q
nQ
VC 1
FSEL 2
GND 3
6 V
CC
5 nQ
4 Q
÷MINT,
MFRAC
9
IDT8N4DV85
6-lead ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
VC
Pulldown
A/D
23
Configuration Register (ROM)
(Frequency, Pull range, Polarity)
7
FSEL
IDT8N4DV85CCD REVISION B NOVEMBER 20, 2013
1
©2013 Integrated Device Technology, Inc.
大年初二,3d打印组装进度。。
话说,这几天天天出去,好累,组装进度慢慢慢。 这几天把挤出机部分装了,有这么几个问题。229629 第一个是这个连接件,就是螺丝刀指的位置,这个有点厚,直接导致了他在铝合金框架上不能固定 ......
07611128 创意市集
Qorvo的射频前端技术创新引领5G终端发展
5G时代,终端成为各行业关注的焦点。终端是最接近用户的部分,直接影响用户的5G体验。而在智能终端中,射频前端模块先行,射频前端模块的技术创新推动了移动通信技术的发展。在5G时代的潮流中 ......
Jacktang 无线连接
evc下获取汉字内码后取字模
Hi,各位,请教一下: 1.在evc下是如何获取汉字的内码的?假设汉字为“房”,其内码为623F,在GB2312则为2331,如果知道GB2312下的内码怎样转换成Unicode下的内码? 2.在CE4.2下,系统的字库 ......
dlw123 嵌入式系统
生成SOPC时遇到错误
用demo程序重新生成SOPC时遇到下面的错误提示: Error: Failed to refresh PTF fileInfo: Finished elaborating PTF file.Executing: C:/altera/91/quartus//sopc_builder/bin/sopc_builder -- ......
logicengineer FPGA/CPLD
关于C6678DSPlib中的函数调用问题
这两天一直在研究C6678DSPlib中的DSPF_sp_convol函数的调用问题,我看了TI给的关于他的调用方法的介绍,但是总是感觉一头雾水,有些参数到底是怎么传递的,我感觉它没有说清楚。下面是我截的一 ......
huangjie DSP 与 ARM 处理器
请教:sc32410的DMA的nXDREQ0和nXDREQ1两个外部源的问题
各位: 我在关于DMA驱动的事情。在ARM外接一块FPGA进行DMA数据传输。想用nXDREQ0为DMA请求源。在datasheet上面写道DREQ与DACK与HCLK同步。我不大理解什么意思?nXDREQ0是在FPGA端发起的, ......
sakura123 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1722  2048  59  1082  595  17  48  33  28  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved